雷达目标模拟器的数字化关键技术研究
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题的研究背景和意义 | 第8页 |
1.2 国内外研究现状 | 第8-10页 |
1.2.1 国外研究现状 | 第8-9页 |
1.2.2 国内研究现状 | 第9-10页 |
1.3 本文的主要研究内容及章节安排 | 第10-11页 |
1.4 本章小结 | 第11-12页 |
第二章 雷达目标模拟器的架构分析 | 第12-15页 |
2.1 注入式雷达目标模拟器的结构分析 | 第12页 |
2.2 转发式雷达目标模拟器的结构分析 | 第12-13页 |
2.3 两种模式的对比和系统方案的论证 | 第13-14页 |
2.4 本章小结 | 第14-15页 |
第三章 频率综合器的技术研究 | 第15-37页 |
3.1 DDS基本原理 | 第15-23页 |
3.1.1 DDS的基本结构 | 第15-16页 |
3.1.2 DDS的原理 | 第16-18页 |
3.1.3 DDS理想状态下的频谱特性 | 第18-20页 |
3.1.4 DDS的杂散来源和降低 | 第20-21页 |
3.1.5 DDS芯片AD9914 | 第21-23页 |
3.2 X波段频率综合器的设计指标 | 第23页 |
3.3 X波段频率综合器的设计方案 | 第23-24页 |
3.4 频综系统设计 | 第24-32页 |
3.4.1 3G时钟电路设计 | 第24-25页 |
3.4.2 平行耦合微带BPF设计 | 第25-27页 |
3.4.3 内部锁相环PLL设计 | 第27-28页 |
3.4.4 DDS模块设计 | 第28-31页 |
3.4.5 频综系统软件设计 | 第31-32页 |
3.5 倍频器的设计 | 第32-33页 |
3.6 系统测试 | 第33-36页 |
3.7 本章小结 | 第36-37页 |
第四章 数字射频存储系统的技术研究 | 第37-54页 |
4.1 数字射频存储器基本原理 | 第37-43页 |
4.1.1 工作原理 | 第37-38页 |
4.1.2 基本结构 | 第38-39页 |
4.1.3 存储方式 | 第39-40页 |
4.1.4 常用量化方式 | 第40-42页 |
4.1.5 性能指标 | 第42-43页 |
4.2 DRFM系统设计的功能和指标 | 第43页 |
4.3 DRFM系统设计方案 | 第43-44页 |
4.4 硬件设计 | 第44-47页 |
4.4.1 ADC采样阵列的电路设计 | 第44-46页 |
4.4.2 FPGA模块设计 | 第46-47页 |
4.5 数字处理模块软件设计 | 第47-50页 |
4.6 系统测试 | 第50-53页 |
4.6.1 ADC采样阵列测试结果 | 第50-51页 |
4.6.2 FPGA与控制器通信测试结果 | 第51-52页 |
4.6.3 目标回波模拟测试结果 | 第52-53页 |
4.7 本章小结 | 第53-54页 |
第五章 结论 | 第54-56页 |
一、频率综合器的研究和设计 | 第54页 |
二、DRFM系统的研究和设计 | 第54-56页 |
致谢 | 第56-57页 |
参考文献 | 第57-58页 |