LVDS转千兆以太网适配器的设计及应用
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第11-15页 |
1.1 研究背景及意义 | 第11-12页 |
1.2 国内外研究进展与现状 | 第12页 |
1.3 论文的主要研究工作 | 第12-13页 |
1.4 论文的结构安排 | 第13-15页 |
第二章 网络协议分析 | 第15-25页 |
2.1 以太网简介 | 第15-17页 |
2.1.1 以太网的发展历史 | 第15页 |
2.1.2 以太网帧格式 | 第15-16页 |
2.1.3 工作方式 | 第16-17页 |
2.2 OSI体系结构与TCP/IP协议族 | 第17-19页 |
2.2.1 OSI体系结构 | 第17-19页 |
2.2.2 TCP/IP协议族 | 第19页 |
2.3 UDP协议 | 第19-21页 |
2.3.1 协议包格式 | 第19-20页 |
2.3.2 工作方式 | 第20-21页 |
2.4 IP协议 | 第21-22页 |
2.4.1 协议包格式 | 第21-22页 |
2.4.2 工作方式 | 第22页 |
2.5 ARP协议 | 第22-24页 |
2.5.1 协议包格式 | 第22-23页 |
2.5.2 工作方式 | 第23-24页 |
2.6 本章小结 | 第24-25页 |
第三章 系统整体设计 | 第25-31页 |
3.1 方案设计 | 第25-26页 |
3.2 器件选型 | 第26-29页 |
2.2.1 FPGA简介 | 第26页 |
2.2.2 MAC芯片 | 第26-29页 |
2.2.3 PHY芯片 | 第29页 |
3.3 总体设计概述 | 第29-30页 |
3.3.1 性能指标 | 第29-30页 |
3.3.2 整体设计 | 第30页 |
3.4 本章小结 | 第30-31页 |
第四章 硬件逻辑设计 | 第31-38页 |
4.1 串并转换模块 | 第31-32页 |
4.2 数据缓冲模块 | 第32-33页 |
4.3 UART模块 | 第33页 |
4.4 UDP/IP模块 | 第33-37页 |
4.4.1 UDP/IP模块的功能 | 第33-34页 |
4.4.2 UDP/IP模块的实现 | 第34-37页 |
4.5 本章小结 | 第37-38页 |
第五章 硬件电路设计 | 第38-46页 |
5.1 电源模块电路 | 第38-39页 |
5.1.1 稳压芯片 | 第38页 |
5.1.2 电路设计 | 第38-39页 |
5.1.3 电源层与地层的分割 | 第39页 |
5.2 FPGA电路设计 | 第39-41页 |
5.2.1 电源电路 | 第39-40页 |
5.2.2 时钟电路 | 第40页 |
5.2.3 配置电路 | 第40-41页 |
5.2.4 数据通信电路 | 第41页 |
5.3 MAC芯片电路设计 | 第41-42页 |
5.3.1 电源电路 | 第41页 |
5.3.2 数据通信电路 | 第41-42页 |
5.4 PHY电路设计 | 第42-43页 |
5.4.1 电源电路 | 第42页 |
5.4.2 时钟电路 | 第42-43页 |
5.4.3 数据通信电路 | 第43页 |
5.5 外围接口电路设计 | 第43-45页 |
5.5.1 LVDS接口电路 | 第43-44页 |
5.5.2 RS-422接口电路 | 第44-45页 |
5.6 本章小结 | 第45-46页 |
第六章 上位机 | 第46-49页 |
6.1 上位机设计 | 第46-48页 |
6.1.1 网络编程简介 | 第46-47页 |
6.1.2 初始化模块 | 第47页 |
6.1.3 数传通道模块 | 第47页 |
6.1.4 数管通道模块 | 第47-48页 |
6.1.5 检测模块 | 第48页 |
6.2 本章小结 | 第48-49页 |
第七章 测试与分析 | 第49-52页 |
7.1 功能测试 | 第49-50页 |
7.1.1 实验室测试 | 第49页 |
7.1.2 外场测试 | 第49-50页 |
7.2 性能测试 | 第50-51页 |
7.2.1 误码率测试 | 第50页 |
7.2.2 传输速率测试 | 第50-51页 |
7.3 本章小结 | 第51-52页 |
第八章 总结与展望 | 第52-54页 |
8.1 总结 | 第52-53页 |
8.2 展望 | 第53-54页 |
参考文献 | 第54-57页 |
致谢 | 第57-58页 |
在读期间发表的学术论文与取得的其他研究成果 | 第58页 |