基于递推阻尼最小二乘法的频率跟踪及FPGA实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-18页 |
1.1 本课题的研究背景和意义 | 第10-14页 |
1.1.1 频率的概念 | 第10页 |
1.1.2 频率偏差对电力系统的影响 | 第10-13页 |
1.1.3 电力系统频率测量的意义 | 第13-14页 |
1.2 电力系统频率测量技术的发展现状 | 第14-16页 |
1.3 本课题的主要内容和章节安排 | 第16-18页 |
第二章 电力系统频率测量算法与理论 | 第18-28页 |
2.1 电力信号观测模型 | 第18-21页 |
2.2 电力系统频率测量释义及要求 | 第21-22页 |
2.3 电力系统频率测量方法 | 第22-27页 |
2.3.1 基于正弦信号观测模型的检测算法 | 第22-23页 |
2.3.2 过零检测法 | 第23页 |
2.3.3 误差最小化原理类算法 | 第23-25页 |
2.3.4 DFT(FFT)类算法及其改进算法 | 第25-26页 |
2.3.5 正交去调制法 | 第26-27页 |
2.3.6 其他的测频算法 | 第27页 |
2.4 本章小结 | 第27-28页 |
第三章 基于递推阻尼最小二乘的电力系统频率跟踪 | 第28-44页 |
3.1 递推阻尼最小二乘理论分析基础 | 第28-33页 |
3.1.1 最小二乘法的研究背景 | 第28页 |
3.1.2 最小二乘法基本原理 | 第28-30页 |
3.1.3 递推算法 | 第30-33页 |
3.1.4 最小二乘法流程图 | 第33页 |
3.2 递推阻尼最小二乘法的频率跟踪 | 第33-39页 |
3.2.1 递推阻尼最小二乘频率跟踪原理与方法 | 第34-37页 |
3.2.2 阻尼因子的选择 | 第37-38页 |
3.2.3 算法步骤 | 第38-39页 |
3.3 仿真实验与分析 | 第39-43页 |
3.4 本章小结 | 第43-44页 |
第四章 FPGA硬件实现与分析 | 第44-60页 |
4.1 总体设计方案 | 第44-46页 |
4.1.1 总体思路 | 第44页 |
4.1.2 开发平台及芯片的选择 | 第44-46页 |
4.2 软核的设计与实现 | 第46-50页 |
4.2.1 CPU的设计 | 第46-47页 |
4.2.2 输入输出终端的设计及实现 | 第47页 |
4.2.3 Avalon总线桥的实现 | 第47-48页 |
4.2.4 程序存储器的设计 | 第48页 |
4.2.5 FLASH控制器的设计 | 第48-49页 |
4.2.6 PIO口设计 | 第49-50页 |
4.3 存储模块的设计 | 第50-51页 |
4.3.1 存储器的设计 | 第50页 |
4.3.2 存储器子程序调用与传送 | 第50-51页 |
4.4 顶层模块的设计 | 第51-52页 |
4.5 显示模块的设计 | 第52-55页 |
4.5.1 TFTLCD液晶显示 | 第52-54页 |
4.5.2 SignalTap分析仪捕捉信号 | 第54-55页 |
4.6 硬件实现结果与分析 | 第55-58页 |
4.7 本章小结 | 第58-60页 |
第五章 总结与展望 | 第60-62页 |
5.1 主要完成工作 | 第60-61页 |
5.2 工作展望 | 第61-62页 |
参考文献 | 第62-67页 |
致谢 | 第67-68页 |
附录A (攻读学位期间发表的论文) | 第68页 |