基于FPGA和STM32的数字化多道脉冲幅度分析器设计
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 引言 | 第10-14页 |
| ·选题背景和意义 | 第10-11页 |
| ·国内外研究现状 | 第11-12页 |
| ·多道脉冲幅度分析技术的发展 | 第11页 |
| ·国内外研究现状 | 第11-12页 |
| ·论文研究内容及创新点 | 第12页 |
| ·论文的章节安排 | 第12-14页 |
| 第2章 数字核能谱测量的理论基础 | 第14-18页 |
| ·数字核能谱测量技术简介 | 第14页 |
| ·几种常见核辐射探测器 | 第14-15页 |
| ·多道脉冲幅度分析器组成及原理 | 第15-18页 |
| ·多道脉冲幅度分析器简介 | 第15页 |
| ·核探测器输出信号特征 | 第15-16页 |
| ·多道脉冲幅度分析器工作原理 | 第16-18页 |
| 第3章 多道脉冲幅度分析器总体方案设计 | 第18-24页 |
| ·总体方案设计简介 | 第18页 |
| ·方案的选择 | 第18-19页 |
| ·FPGA相关介绍 | 第19-21页 |
| ·STM32系列微控制器介绍 | 第21-22页 |
| ·Cortex-M3处理器 | 第21页 |
| ·STM32微控制器 | 第21-22页 |
| ·FPGA开发流程简介 | 第22-24页 |
| 第4章 硬件电路设计 | 第24-31页 |
| ·电源设计电路 | 第24-25页 |
| ·信号调理电路 | 第25-26页 |
| ·ADC采样电路 | 第26-28页 |
| ·AD9235介绍 | 第26-27页 |
| ·AD9235驱动电路设计 | 第27-28页 |
| ·FPGA外围电路设计 | 第28-29页 |
| ·STM32外围电路设计 | 第29-30页 |
| ·其他电路设计 | 第30-31页 |
| 第5章 FPGA内部模块化设计及仿真 | 第31-48页 |
| ·时钟分频控制模块 | 第31-33页 |
| ·ADC采样控制模块 | 第33-34页 |
| ·AD9235采样时序 | 第33-34页 |
| ·AD9235采样控制器设计 | 第34页 |
| ·峰值提取模块 | 第34-38页 |
| ·双端口RAM设计及控制模块 | 第38-43页 |
| ·双端口RAM设计 | 第38页 |
| ·双端口RAM控制模块 | 第38-43页 |
| ·实时脉冲FIFO缓存模块 | 第43-44页 |
| ·SPI数据传输控制模块 | 第44-48页 |
| ·SPI数据接收控制 | 第45-46页 |
| ·SPI数据发送控制 | 第46-48页 |
| 第6章 系统软件设计 | 第48-56页 |
| ·STM32下位机软件设计 | 第48-52页 |
| ·SPI数据传输 | 第48-50页 |
| ·USB虚拟串口 | 第50-52页 |
| ·上位机软件设计 | 第52-56页 |
| ·ZedGraph控件简介 | 第52-53页 |
| ·上位机软件设计 | 第53-56页 |
| 第7章 系统性能测试 | 第56-59页 |
| ·SPI通信速度测试 | 第56页 |
| ·总体性能测试 | 第56-59页 |
| 结论 | 第59-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-64页 |
| 攻读学位期间取得学术成果 | 第64页 |