基于SOPC技术的宽视角视频监控系统设计
| 中文摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 绪论 | 第10-18页 |
| ·研究背景及意义 | 第10-11页 |
| ·国内外研究现状 | 第11-16页 |
| ·课题研究的主要内容 | 第16-18页 |
| 第2章 视频拼接原理 | 第18-30页 |
| ·视频拼接技术 | 第18-22页 |
| ·视觉传感器空间坐标 | 第22-24页 |
| ·二维图像仿射变换 | 第24-25页 |
| ·SURF 算法原理 | 第25-29页 |
| ·特征点提取的简介 | 第25页 |
| ·SURF 算法实现 | 第25-29页 |
| ·本章小结 | 第29-30页 |
| 第3章 系统硬件电路设计 | 第30-41页 |
| ·系统硬件框架结构 | 第30-31页 |
| ·CCD 视频采集模块 | 第31-34页 |
| ·视觉传感器与视频解码芯片选型 | 第31-32页 |
| ·视频采集模块 | 第32-34页 |
| ·系统存储模块 | 第34-37页 |
| ·DDR2-SDRAM 硬件电路 | 第34-36页 |
| ·SRAM 硬件电路 | 第36页 |
| ·FLASH 电路 | 第36-37页 |
| ·以太网模块 | 第37-39页 |
| ·视频显示模块 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第4章 FPGA 内部功能模块设计 | 第41-54页 |
| ·FPGA 内部功能模块的设计思路 | 第41-42页 |
| ·视频数据采集模块 | 第42-48页 |
| ·视频解码芯片配置的 FPGA 实现 | 第43-44页 |
| ·视频数据解码模块 | 第44-46页 |
| ·多端口 SRAM 控制器 | 第46-48页 |
| ·色彩转换模块 | 第48页 |
| ·SOPC Builder 外设组件 | 第48-52页 |
| ·高性能 DDR2-SDRAM 控制器 | 第49-50页 |
| ·以太网控制器 | 第50-51页 |
| ·视频显示组件 | 第51-52页 |
| ·视频预处理模块 | 第52-53页 |
| ·本章小结 | 第53-54页 |
| 第5章 NIOS II 软核程序设计 | 第54-58页 |
| ·嵌入式操作系统μC/OS-II 简介 | 第54-55页 |
| ·视频拼接系统软件流程 | 第55-57页 |
| ·本章小结 | 第57-58页 |
| 第6章 系统测试与验证 | 第58-64页 |
| ·视频解码模块测试 | 第58-59页 |
| ·视频显示模块测试 | 第59页 |
| ·图像处理算法测试 | 第59-60页 |
| ·系统整体测试 | 第60-63页 |
| ·本章小结 | 第63-64页 |
| 结论 | 第64-66页 |
| 参考文献 | 第66-72页 |
| 致谢 | 第72-73页 |
| 攻读学位期间参与项目 | 第73页 |
| 攻读学位期间申请发明专利 | 第73页 |