用于固态硬盘的DDR2控制器设计
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 1 绪论 | 第8-12页 |
| ·研究背景 | 第8页 |
| ·国内外研究现状 | 第8-10页 |
| ·本文完成的工作以及解决的问题 | 第10页 |
| ·论文结构 | 第10-12页 |
| 2 DDR2 介绍 | 第12-26页 |
| ·DRAM 原理 | 第12-16页 |
| ·JEDEC 的DDR2 工业标准 | 第16-22页 |
| ·固态硬盘中DDR2 的作用 | 第22-23页 |
| ·DDR2 时序与性能 | 第23-25页 |
| ·本章小结 | 第25-26页 |
| 3 SSD 中的DDR2 控制器设计 | 第26-37页 |
| ·SSD 中的DDR2 控制器构架 | 第26-28页 |
| ·用户接口模块设计 | 第28-29页 |
| ·BIST 模块设计 | 第29-32页 |
| ·控制模块设计 | 第32-33页 |
| ·物理层模块设计 | 第33-36页 |
| ·本章小结 | 第36-37页 |
| 4 SSD 中DDR2 控制器的关键技术 | 第37-53页 |
| ·数据校准 | 第37-48页 |
| ·全数字DLL | 第48-49页 |
| ·功耗管理 | 第49-50页 |
| ·针对 SSD 应用的 DDR2 带宽优化 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 5 DDR2 控制器的仿真与验证 | 第53-61页 |
| ·DDR2 控制器的测试平台及仿真分析 | 第53-57页 |
| ·FPGA 验证 | 第57-59页 |
| ·Nanosim-VCS 混合仿真 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 6 总结 | 第61-62页 |
| 7 致谢 | 第62-63页 |
| 参考文献 | 第63-66页 |