基于FPGA的3DES加密算法的设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·研究背景和意义 | 第7-8页 |
·研究现状和进展 | 第8页 |
·主要内容和章节安排 | 第8-9页 |
第二章 3DES 加密算法原理 | 第9-17页 |
·密码学相关知识 | 第9-11页 |
·加密与解密 | 第9页 |
·对称密码与非对称密码 | 第9页 |
·流密码与分组密码 | 第9-10页 |
·扩散与混乱 | 第10页 |
·换位与代替 | 第10-11页 |
·DES 加密算法原理 | 第11-14页 |
·加密过程 | 第11-12页 |
·F(K,R)函数 | 第12-13页 |
·子密钥产生 | 第13-14页 |
·3DES 加密算法原理 | 第14-15页 |
·本章小结 | 第15-17页 |
第三章 系统开发验证环境 | 第17-23页 |
·硬件描述语言 Verilog HDL | 第17页 |
·系统硬件开发平台 | 第17-21页 |
·FPGA 原理简介 | 第17-18页 |
·Xilinx FPGA 内部资源 | 第18-19页 |
·FPGA 开发流程 | 第19-21页 |
·系统软件开发环境 | 第21-22页 |
·本章小结 | 第22-23页 |
第四章 系统总体设计和基本单元设计 | 第23-29页 |
·设计思路和方案 | 第23页 |
·外部引脚定义 | 第23-24页 |
·总体结构和模块划分 | 第24-26页 |
·基本单元设计 | 第26-28页 |
·IP 置换和 IP-1置换 | 第26页 |
·输入密钥选择 | 第26-27页 |
·S 盒 | 第27-28页 |
·子密钥产生 | 第28页 |
·本章小结 | 第28-29页 |
第五章 3DES 加密算法的三种实现方案 | 第29-47页 |
·流水线技术和分时复用技术 | 第29页 |
·流水线技术 | 第29页 |
·分时复用技术 | 第29页 |
·纯组合逻辑结构方案 | 第29-32页 |
·流水线结构方案 | 第32-38页 |
·48 级流水线结构 | 第32-36页 |
·12 级流水线结构 | 第36-38页 |
·状态机结构方案 | 第38-46页 |
·12 级流水线内复用结构 | 第39-42页 |
·4 级流水线外复用结构 | 第42-46页 |
·本章小结 | 第46-47页 |
第六章 设计的仿真验证和 FPGA 实现 | 第47-61页 |
·三种方案的软件仿真验证 | 第47-53页 |
·纯组合逻辑结构方案仿真 | 第47-48页 |
·流水线结构方案仿真 | 第48-50页 |
·状态机结构方案仿真 | 第50-53页 |
·系统硬件验证平台设计 | 第53-58页 |
·验证平台总体设计 | 第53-54页 |
·输入缓存 | 第54-55页 |
·输出缓存 | 第55-56页 |
·验证平台实现与验证结果 | 第56-58页 |
·三种方案基于 FPGA 实现的速度和资源比较 | 第58-59页 |
·本章小结 | 第59-61页 |
第七章 总结 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |