Y86处理器模拟器的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-14页 |
·背景 | 第8页 |
·处理器模拟器技术概况 | 第8-11页 |
·处理器体系结构 | 第9页 |
·模拟器分类 | 第9-11页 |
·功能级模拟器和性能级模拟器 | 第9-10页 |
·运行在用户态的模拟器与运行在系统态模拟器 | 第10-11页 |
·相关研究现状 | 第11-12页 |
·论文组织结构 | 第12-14页 |
2 模拟器工具集设计综述 | 第14-18页 |
·总体设计思路 | 第14-15页 |
·开发平台与综述 | 第14页 |
·实现功能 | 第14-15页 |
·模块组成 | 第15-17页 |
·本章小结 | 第17-18页 |
3 Y86 处理器体系结构 | 第18-30页 |
·Y86 指令系统 | 第18-22页 |
·指令集分类与汇编代码表示 | 第18-20页 |
·指令格式与编码 | 第20-21页 |
·Y86 指令集特征 | 第21-22页 |
·相关存储系统 | 第22-24页 |
·内存抽象 | 第22-23页 |
·寄存器系统 | 第23-24页 |
·异常处理 | 第24页 |
·指令集模拟器设计与实现 | 第24-28页 |
·共享指令集数据结构与功能函数定义 | 第25-28页 |
·指令集模拟器建模与实现 | 第28页 |
·本章小结 | 第28-30页 |
4 顺序 Y86 模拟器的设计与实现 | 第30-46页 |
·顺序 Y86 处理器结构与工作流程 | 第30-35页 |
·底层硬件功能抽象 | 第30-33页 |
·顺序 Y86 处理器指令运行阶段 | 第33-35页 |
·顺序模拟器设计 | 第35-41页 |
·取指阶段设计 | 第36-37页 |
·译码和写回阶段设计 | 第37-38页 |
·执行阶段设计 | 第38-39页 |
·访存阶段设计 | 第39-40页 |
·更新 PC 阶段设计 | 第40-41页 |
·顺序模拟器的实现 | 第41-45页 |
·主体框架实现 | 第41-44页 |
·各阶段控制信号实现 | 第44-45页 |
·本章小结 | 第45-46页 |
5 流水线 Y86 模拟器的设计与实现 | 第46-63页 |
·流水线工作原理 | 第46-50页 |
·流水线技术原理概述 | 第46-47页 |
·流水线时序与工作过程 | 第47-48页 |
·流水线技术局限 | 第48-50页 |
·流水线 Y86 处理器结构与工作流程 | 第50-56页 |
·流水线化过渡设计 SEQ+与 PIPE | 第50-52页 |
·流水线化处理器的设计与分析 | 第52-56页 |
·流水线 Y86 模拟器设计与实现 | 第56-62页 |
·顺序扩展重排 SEQ+的实现 | 第57页 |
·流水线模拟器的实现 | 第57-62页 |
·本章小结 | 第62-63页 |
6 程序测试与运行效果 | 第63-70页 |
·测试设计 | 第63-65页 |
·测试程序设计概述 | 第63-64页 |
·流水线化处理器模拟器的测试 | 第64-65页 |
·流水线模拟器的性能分析 | 第65-66页 |
·运行效果展示 | 第66-69页 |
·本章小结 | 第69-70页 |
7 总结与展望 | 第70-72页 |
·系统总结 | 第70页 |
·展望 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |
附录 | 第75页 |