IMT-A数字中频发射与DPD反馈通道的研制
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·IMT-A研究背景 | 第9-10页 |
| ·数字中频架构研究现状 | 第10-12页 |
| ·论文研究内容及章节安排 | 第12-13页 |
| 第二章 数字中频架构分析 | 第13-22页 |
| ·传统发射机架构 | 第13-14页 |
| ·超外差发射机架构 | 第13-14页 |
| ·零中频发射机架构 | 第14页 |
| ·数字中频发射机 | 第14-17页 |
| ·架构特点分析 | 第14-15页 |
| ·本文实现的架构 | 第15-17页 |
| ·系统框图与指标分析 | 第17-20页 |
| ·系统框图 | 第17页 |
| ·指标要求与实现方案的构想 | 第17-18页 |
| ·总体设计方案 | 第18-20页 |
| ·系统实现难点分析 | 第20-21页 |
| ·高峰均比与频偏敏感 | 第20页 |
| ·高集成度 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 数字中频发射机的系统设计与仿真 | 第22-38页 |
| ·器件选型与链路评估 | 第22-25页 |
| ·器件选型 | 第22-23页 |
| ·链路预算 | 第23-24页 |
| ·射频通道谐波仿真 | 第24-25页 |
| ·发射机系统性能仿真 | 第25-30页 |
| ·数字中频信号的产生 | 第25-28页 |
| ·数字中频发射机的联合仿真 | 第28-30页 |
| ·关键器件的原理分析与仿真 | 第30-37页 |
| ·调制\解调器的原理与仿真 | 第30-34页 |
| ·锁相环的原理与仿真 | 第34-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 关键问题的研究与解决方案 | 第38-59页 |
| ·调制器的输出匹配 | 第38-45页 |
| ·阻抗匹配定义 | 第38-40页 |
| ·调试器与滤波器阻抗失配的影响 | 第40-41页 |
| ·调制器与滤波器的阻抗匹配设计 | 第41-45页 |
| ·控制模块设计 | 第45-48页 |
| ·主体芯片 | 第46页 |
| ·配置电路 | 第46-47页 |
| ·时钟和复位电路 | 第47-48页 |
| ·电源电路 | 第48页 |
| ·抗混叠滤波器的设计 | 第48-54页 |
| ·ADC采样原理 | 第49-50页 |
| ·采样中的混叠 | 第50-51页 |
| ·抗混叠滤波器 | 第51-54页 |
| ·电磁兼容设计 | 第54-58页 |
| ·滤波 | 第54-56页 |
| ·接地 | 第56页 |
| ·屏蔽 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 第五章 系统测试 | 第59-68页 |
| ·发射通道测试 | 第59-64页 |
| ·ACPR测试 | 第59-61页 |
| ·EVM测试 | 第61-64页 |
| ·反馈通道测试 | 第64-67页 |
| ·EVM测试 | 第64-65页 |
| ·数据采集测试 | 第65-67页 |
| ·本章小结 | 第67-68页 |
| 第六章 总结与展望 | 第68-70页 |
| 参考文献 | 第70-72页 |
| 致谢 | 第72-73页 |
| 硕士期间发表论文 | 第73页 |