首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文

高速BCH编解码器的软件与硬件实现

摘要第1-5页
ABSTRACT第5-10页
第一章 引言第10-13页
   ·研究背景与意义第10页
   ·发展现状和研究方向第10-11页
   ·论文的主要工作及内容安排第11-13页
第二章 BCH纠错码的原理第13-31页
   ·概述第13页
   ·有限域与线性空间第13-19页
     ·有限域的定义,生成及运算规则第13-15页
     ·GF(2m)多项式运算的实现第15-16页
     ·GF(2m)内多项式的性质第16页
     ·剩余环中子域的构造第16-17页
     ·从域(field)到矢量空间(vector space)第17-19页
   ·线性分组码和循环码第19-24页
     ·纠错码的基本概念第19-21页
     ·线性分组码的生成与译码第21-23页
     ·循环码的生成与译码第23-24页
   ·BCH码的定义,编码与译码第24-31页
     ·BCH码的定义第24-25页
     ·BCH码的编码第25-26页
     ·BCH码的译码第26-31页
第三章 应用领域与软硬件划分第31-39页
   ·应用领域和设计目标第31页
   ·NAND FLASH的特性与纠错需求第31-36页
     ·Memory cell物理结构第31-32页
     ·器件内数据组织和存取接口第32-36页
   ·设计规格和软硬划分第36-39页
     ·算法参数和性能要求第36-38页
     ·软件和硬件划分第38-39页
第四章 算法的软件实现第39-47页
   ·概述第39页
   ·程序设计基本知识第39-41页
     ·概述第39-40页
     ·算法设计第40-41页
   ·C语言说明第41-44页
     ·C语言的发展第41-42页
     ·C语言的特点第42-43页
     ·C程序的基本结构第43-44页
   ·伽罗华域元素生成第44-46页
   ·生成多项式计算第46-47页
第五章 算法的硬件实现第47-68页
   ·概述第47-48页
   ·VERILOG设计语言第48-51页
     ·verilog基本语法第48-49页
     ·Verilog的优点第49-50页
     ·Verilog设计思路第50-51页
   ·编码电路实现第51-54页
     ·串行结构第51-52页
     ·并行结构第52页
     ·设计方案与验证结果第52-54页
   ·译码电路实现第54-68页
     ·译码器架构第54-56页
     ·伴随式计算实现第56-59页
     ·求错误方程系数实现第59-65页
     ·钱氏搜索求根实现第65-68页
第六章 基于软件平台的算法验证第68-75页
   ·概述第68页
   ·软件平台环境结构第68-69页
   ·寄存器说明及软件操作方法第69-72页
   ·FPGA使用简介第72页
   ·验证方法与验证项目第72-73页
   ·验证结果第73页
   ·调试经验第73-75页
第七章 结论第75-76页
致谢第76-77页
参考文献第77-78页

论文共78页,点击 下载论文
上一篇:自旋阀巨磁电阻隔离器研究
下一篇:基于OR1200 IP核的SPI接口设计