| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 引言 | 第10-13页 |
| ·研究背景与意义 | 第10页 |
| ·发展现状和研究方向 | 第10-11页 |
| ·论文的主要工作及内容安排 | 第11-13页 |
| 第二章 BCH纠错码的原理 | 第13-31页 |
| ·概述 | 第13页 |
| ·有限域与线性空间 | 第13-19页 |
| ·有限域的定义,生成及运算规则 | 第13-15页 |
| ·GF(2m)多项式运算的实现 | 第15-16页 |
| ·GF(2m)内多项式的性质 | 第16页 |
| ·剩余环中子域的构造 | 第16-17页 |
| ·从域(field)到矢量空间(vector space) | 第17-19页 |
| ·线性分组码和循环码 | 第19-24页 |
| ·纠错码的基本概念 | 第19-21页 |
| ·线性分组码的生成与译码 | 第21-23页 |
| ·循环码的生成与译码 | 第23-24页 |
| ·BCH码的定义,编码与译码 | 第24-31页 |
| ·BCH码的定义 | 第24-25页 |
| ·BCH码的编码 | 第25-26页 |
| ·BCH码的译码 | 第26-31页 |
| 第三章 应用领域与软硬件划分 | 第31-39页 |
| ·应用领域和设计目标 | 第31页 |
| ·NAND FLASH的特性与纠错需求 | 第31-36页 |
| ·Memory cell物理结构 | 第31-32页 |
| ·器件内数据组织和存取接口 | 第32-36页 |
| ·设计规格和软硬划分 | 第36-39页 |
| ·算法参数和性能要求 | 第36-38页 |
| ·软件和硬件划分 | 第38-39页 |
| 第四章 算法的软件实现 | 第39-47页 |
| ·概述 | 第39页 |
| ·程序设计基本知识 | 第39-41页 |
| ·概述 | 第39-40页 |
| ·算法设计 | 第40-41页 |
| ·C语言说明 | 第41-44页 |
| ·C语言的发展 | 第41-42页 |
| ·C语言的特点 | 第42-43页 |
| ·C程序的基本结构 | 第43-44页 |
| ·伽罗华域元素生成 | 第44-46页 |
| ·生成多项式计算 | 第46-47页 |
| 第五章 算法的硬件实现 | 第47-68页 |
| ·概述 | 第47-48页 |
| ·VERILOG设计语言 | 第48-51页 |
| ·verilog基本语法 | 第48-49页 |
| ·Verilog的优点 | 第49-50页 |
| ·Verilog设计思路 | 第50-51页 |
| ·编码电路实现 | 第51-54页 |
| ·串行结构 | 第51-52页 |
| ·并行结构 | 第52页 |
| ·设计方案与验证结果 | 第52-54页 |
| ·译码电路实现 | 第54-68页 |
| ·译码器架构 | 第54-56页 |
| ·伴随式计算实现 | 第56-59页 |
| ·求错误方程系数实现 | 第59-65页 |
| ·钱氏搜索求根实现 | 第65-68页 |
| 第六章 基于软件平台的算法验证 | 第68-75页 |
| ·概述 | 第68页 |
| ·软件平台环境结构 | 第68-69页 |
| ·寄存器说明及软件操作方法 | 第69-72页 |
| ·FPGA使用简介 | 第72页 |
| ·验证方法与验证项目 | 第72-73页 |
| ·验证结果 | 第73页 |
| ·调试经验 | 第73-75页 |
| 第七章 结论 | 第75-76页 |
| 致谢 | 第76-77页 |
| 参考文献 | 第77-78页 |