摘要 | 第1-5页 |
Abstract | 第5-17页 |
第一章 绪论 | 第17-21页 |
·研究背景 | 第17页 |
·研究意义 | 第17-19页 |
·研究内容与安排 | 第19-21页 |
第二章 射频高效功率放大器信号处理平台关键技术现状 | 第21-58页 |
·引言 | 第21页 |
·射频高效功率放大器数字辅助技术 | 第21-28页 |
·峰均比降低技术 | 第23-25页 |
·数字预失真技术 | 第25-28页 |
·软件无线电硬件平台体系 | 第28-46页 |
·流水式结构 | 第30-37页 |
·工作站式结构 | 第37-40页 |
·总线式结构 | 第40-46页 |
·软件无线电基带硬件技术 | 第46-57页 |
·总线技术 | 第47-53页 |
·夹层卡技术 | 第53-57页 |
·小结 | 第57-58页 |
第三章 信号处理平台需求分析 | 第58-64页 |
·引言 | 第58页 |
·总体需求 | 第58-60页 |
·系统结构 | 第58-59页 |
·功能需求 | 第59页 |
·指标需求 | 第59-60页 |
·单元需求 | 第60-63页 |
·信号处理模块需求 | 第60-61页 |
·数据采集模块需求 | 第61-62页 |
·接口需求 | 第62-63页 |
·小结 | 第63-64页 |
第四章 信号处理平台概要设计 | 第64-75页 |
·引言 | 第64页 |
·总体概要设计 | 第64-67页 |
·主器件型号 | 第64-65页 |
·平台功能 | 第65-66页 |
·机箱结构 | 第66-67页 |
·子模块概要设计 | 第67-74页 |
·FPGA模块 | 第67-69页 |
·DSP模块 | 第69-71页 |
·GPP模块 | 第71-72页 |
·数据采集模块 | 第72-74页 |
·小结 | 第74-75页 |
第五章 信号处理平台详细设计 | 第75-112页 |
·引言 | 第75页 |
·FPGA模块详细设计 | 第75-82页 |
·上电自配置 | 第75-78页 |
·电源分配系统 | 第78-82页 |
·DSP模块详细设计 | 第82-84页 |
·DDR2接口 | 第82-83页 |
·EMIF接口 | 第83-84页 |
·GPP模块详细设计 | 第84-89页 |
·千兆以太网 | 第84-85页 |
·PCI接口 | 第85-88页 |
·LocalBus接口 | 第88-89页 |
·数据采集模块详细设计 | 第89-105页 |
·FMC接口 | 第90-91页 |
·ADC | 第91-96页 |
·DAC | 第96-99页 |
·时钟净化分配系统 | 第99-105页 |
·电源系统设计 | 第105-111页 |
·约束分析 | 第105-107页 |
·功耗统计 | 第107-108页 |
·电源树设计 | 第108-111页 |
·小结 | 第111-112页 |
第六章 性能测试与分析 | 第112-131页 |
·引言 | 第112页 |
·调试与测试环境 | 第112-113页 |
·硬件调试平台 | 第112-113页 |
·软件调试工具 | 第113页 |
·数据传输能力测试 | 第113-119页 |
·EMIF接口 | 第114-116页 |
·LocalBus接口 | 第116-117页 |
·PCI接口 | 第117-118页 |
·测试结果分析 | 第118-119页 |
·数据采集模块测试 | 第119-128页 |
·时钟性能测试 | 第119-121页 |
·ADC测试 | 第121-124页 |
·DAC测试 | 第124-127页 |
·测试结果分析 | 第127-128页 |
·系统联合测试 | 第128-130页 |
·峰均比降低性能分析 | 第128页 |
·数字预失真性能分析 | 第128-130页 |
·射频功率放大器测试 | 第130页 |
·测试结果分析 | 第130页 |
·小结 | 第130-131页 |
第七章 结束语 | 第131-133页 |
·本文总结及贡献 | 第131页 |
·下一步工作建议和未来研究方向 | 第131-133页 |
致谢 | 第133-134页 |
参考文献 | 第134-137页 |
附录 A FMC数据采集夹层卡和CPCI主板 | 第137-138页 |
附录 B 射频高效功率放大器信号处理平台 | 第138-139页 |
个人简历 | 第139-140页 |
攻读硕士学位期间的研究成果 | 第140-141页 |