| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-17页 |
| ·课题背景 | 第9-12页 |
| ·课题研究目的及意义 | 第12-13页 |
| ·国内外的研究现状 | 第13-16页 |
| ·本课题任务概述及主要研究内容 | 第16-17页 |
| 第2章 信号产生理论 | 第17-29页 |
| ·引言 | 第17-18页 |
| ·信号采样与重构 | 第18-24页 |
| ·采样器 | 第18-19页 |
| ·采样定理和频谱分析 | 第19-21页 |
| ·保持器与信号重构 | 第21-24页 |
| ·信号产生的相关原理 | 第24-25页 |
| ·波形合成原理 | 第24页 |
| ·信号最高输出频率与采样时钟 | 第24-25页 |
| ·幅度调节 | 第25页 |
| ·频率分辨率与波形存储长度 | 第25页 |
| ·频率转换时间 | 第25页 |
| ·信号的线性 | 第25-26页 |
| ·多个信号的线性 | 第26页 |
| ·单个信号的线性 | 第26页 |
| ·信号处理与分析 | 第26-27页 |
| ·本章小结 | 第27-29页 |
| 第3章 高速数据发生器芯片外围电路设计方案 | 第29-47页 |
| ·引言 | 第29页 |
| ·高速信号发生芯片 | 第29-31页 |
| ·基本外围辅助电路的设计 | 第31-39页 |
| ·MUXDAC和DSP/FPGA/ASIC电路之间的同步 | 第31页 |
| ·结温监控功能的二极管电路 | 第31-32页 |
| ·输入输出电路的静电防护 | 第32-34页 |
| ·MUXDAC与外围电路接口 | 第34-38页 |
| ·模拟输出终端耦合 | 第38-39页 |
| ·设计性能对输出信号的影响 | 第39-45页 |
| ·杂散的产生原因及抑制方法 | 第39-42页 |
| ·其他性能指标对设计的影响 | 第42-45页 |
| ·本章小结 | 第45-47页 |
| 第4章 数据产生过程与仿真分析 | 第47-55页 |
| ·引言 | 第47页 |
| ·方案 | 第47-49页 |
| ·输入数据的寄存 | 第48页 |
| ·数据时钟和CW-IN时钟之间的相位关系 | 第48-49页 |
| ·模拟输出数据转换信息 | 第49页 |
| ·信号产生过程及仿真 | 第49-53页 |
| ·使用仪器 | 第49-51页 |
| ·时钟抖动 | 第51-52页 |
| ·数据写入与数据产生 | 第52-53页 |
| ·可能出现问题及解决办法 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 结论 | 第55-57页 |
| 参考文献 | 第57-62页 |
| 致谢 | 第62页 |