| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·课题研究背景 | 第10-13页 |
| ·课题研究意义及论文内容安排 | 第13-14页 |
| 第2章 NIOSII 处理器技术 | 第14-24页 |
| ·NIOSII 嵌入式处理器 | 第14-22页 |
| ·NiosII 嵌入式处理器特征 | 第16页 |
| ·NiosII 处理器体系结构 | 第16-19页 |
| ·NiosII 处理器编程模式 | 第19-22页 |
| ·NIOSII 微处理器的优势 | 第22-23页 |
| ·NIOSII 微处理器的应用领域 | 第23页 |
| ·本章小结 | 第23-24页 |
| 第3章 NIOSII 多核间的通信设计 | 第24-35页 |
| ·NIOSII 多核间的资源共享及通信方案设计 | 第24-33页 |
| ·双端口RAM 方案设计 | 第25-26页 |
| ·互斥硬核方案设计 | 第26-28页 |
| ·邮箱内核方案设计 | 第28-30页 |
| ·通用串行接口总线方案设计 | 第30-32页 |
| ·PIO 核方案设计 | 第32-33页 |
| ·各种方案的比较分析 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第4章 基于NIOSII 的多处理器实现 | 第35-49页 |
| ·FPGA 芯片选型 | 第35-37页 |
| ·软件开发环境和开发流程 | 第37-42页 |
| ·Quartus II 开发流程 | 第37-39页 |
| ·Avalon 总线 | 第39-40页 |
| ·IP 核 | 第40-42页 |
| ·硬件开发流程 | 第42页 |
| ·配置器件 | 第42-45页 |
| ·定制CPU | 第42-43页 |
| ·配置存储器 | 第43页 |
| ·配置SDRAM 控制器 | 第43-44页 |
| ·配置JTAG URAT 接口 | 第44-45页 |
| ·硬件实现 | 第45-46页 |
| ·软件实现 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第5章 基于NIOSII 多处理器的数据采集系统设计 | 第49-67页 |
| ·数据采集系统总体方案设计 | 第49-50页 |
| ·外围电路设计 | 第50-52页 |
| ·GPRS 终端模块 | 第52-66页 |
| ·GPRS 技术 | 第52页 |
| ·GPRS 通信接口板设计 | 第52-56页 |
| ·GPRS 终端软件功能设计 | 第56-63页 |
| ·通讯协议及软件的具体实现 | 第63-66页 |
| ·本章小结 | 第66-67页 |
| 结论 | 第67-68页 |
| 参考文献 | 第68-71页 |
| 攻读硕士学位期间发表的学术论文 | 第71-72页 |
| 致谢 | 第72页 |