摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 引言 | 第10-18页 |
·课题背景及研究意义 | 第10-15页 |
·课题背景 | 第10-14页 |
·研究意义 | 第14-15页 |
·国内外研究现状 | 第15-16页 |
·本文主要工作 | 第16-17页 |
·论文结构 | 第17-18页 |
第二章 8051 IP CORE 仿真分析 | 第18-45页 |
·处理器平台选型 | 第18-19页 |
·8051 IP CORE 改进设计 | 第19-22页 |
·8051 IP CORE 仿真研究 | 第22-44页 |
·8051 IP CORE ROM 仿真 | 第22-23页 |
·8051 IP CORE RAM 仿真 | 第23-24页 |
·8051 IP CORE RAMX 仿真 | 第24-25页 |
·8051 IP CORE ALU 仿真 | 第25-28页 |
·8051 IP CORE BCD 仿真 | 第28-30页 |
·8051 IP CORE 乘除法模块仿真 | 第30-31页 |
·8051 IP CORE 串口模块仿真 | 第31-35页 |
·8051 IP CORE 并口仿真 | 第35-36页 |
·8051 IP CORE 定时器模块研究 | 第36-44页 |
·本章小结 | 第44-45页 |
第三章 8051 IP CORE 的 FPGA 板级调试 | 第45-55页 |
·8051 IP CORE 串行通信 | 第45-46页 |
·8051 IP CORE 串行异步通信模式介绍 | 第45-46页 |
·8051 IP CORE 的FPGA 移植 | 第46-47页 |
·8051 IP CORE 中断研究 | 第47-48页 |
·8051 IP CORE 中断调试 | 第48-52页 |
·8051 IP CORE 外部中断调试 | 第49-50页 |
·8051 IP CORE 串口中断调试 | 第50-51页 |
·8051 IP CORE 定时器中断调试 | 第51-52页 |
·8051 IP CORE ROM 存储器调试 | 第52-53页 |
·8051 IP CORE RAM 存储器调试 | 第53-54页 |
·本章小结 | 第54-55页 |
第四章 μC/OS-Ⅱ的移植及调试 | 第55-71页 |
·μC/OS-Ⅱ操作系统概述 | 第55-57页 |
·μC/OS-Ⅱ的堆栈移植研究 | 第57-60页 |
·μC/OS-Ⅱ的小模式移植实现 | 第60-65页 |
·μC/OS-Ⅱ堆栈的初始化 | 第61-62页 |
·μC/OS-Ⅱ任务的切换实现 | 第62-65页 |
·移植过程遇到的问题以及解决方法 | 第65-67页 |
·移植过程遇到的主要问题 | 第65-67页 |
·μC/OS-Ⅱ操作系统在编译器中占用资源问题 | 第67页 |
·移植的调试 | 第67-69页 |
·验证OSTaskStkInit()和OSStartHighRdy()函数 | 第68页 |
·验证OSCtxSW()函数 | 第68-69页 |
·验证OSIntCtxSw() | 第69页 |
·本章小结 | 第69-71页 |
第五章 TCP/IP 协议栈的移植 | 第71-84页 |
·TCP/IP 协议模型概述 | 第71-72页 |
·uIP 协议栈移植中各层的设计实现 | 第72-78页 |
·IP 协议层设计与实现 | 第72-73页 |
·ICMP 协议的设计与实现 | 第73-75页 |
·传输控制协议TCP 设计与实现 | 第75-78页 |
·ARP 协议的设计与实现 | 第78页 |
·网络接口层的设计实现 | 第78-83页 |
·SLIP 协议研究 | 第79-80页 |
·网络接口层的协议设计 | 第80-83页 |
·本章小结 | 第83-84页 |
第六章 总结与展望 | 第84-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-88页 |
附录 | 第88-97页 |
个人简历以及攻读硕士期间的研究成果 | 第97-98页 |