| 摘要 | 第1-17页 |
| ABSTRACT | 第17-19页 |
| 第一章 绪论 | 第19-35页 |
| ·研究背景 | 第19-23页 |
| ·流体系结构的产生 | 第19-21页 |
| ·流存储系统和传统Cache存储系统 | 第21-23页 |
| ·新型体系结构中存储系统的研究现状 | 第23-30页 |
| ·Cache存储系统 | 第23-26页 |
| ·流存储系统 | 第26-28页 |
| ·其它存储系统 | 第28-30页 |
| ·项目背景 | 第30-31页 |
| ·本文的工作及创新点 | 第31-32页 |
| ·论文的组织结构 | 第32-35页 |
| 第二章 FT64体系结构模型概述 | 第35-41页 |
| ·流处理思想 | 第35-36页 |
| ·FT64体系结构硬件模型 | 第36-38页 |
| ·核心级硬件模型 | 第37页 |
| ·流级硬件模型 | 第37-38页 |
| ·FT64体系结构编程模型 | 第38-39页 |
| ·两级编程模型 | 第38页 |
| ·编程模型特点 | 第38-39页 |
| ·面向FT64体系结构的编译 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第三章 FT64处理器中存储系统的设计实现 | 第41-65页 |
| ·FT64处理器中存储系统的设计思想 | 第41-44页 |
| ·LRF设计思想 | 第42-43页 |
| ·SRF设计思想 | 第43页 |
| ·主存调度与控制系统设计思想 | 第43-44页 |
| ·FT64处理器中存储系统的设计 | 第44-61页 |
| ·FT64处理器微体系结构 | 第44-48页 |
| ·SRF设计 | 第48-53页 |
| ·MSC设计 | 第53-57页 |
| ·DRAMC设计 | 第57-61页 |
| ·FT64处理器的实现及性能比较 | 第61-63页 |
| ·芯片实现 | 第61-62页 |
| ·FT64处理器性能比较 | 第62-63页 |
| ·FT64处理器中存储系统的性能分析 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 第四章 FT64处理器应用开发环境及性能评测方法 | 第65-71页 |
| ·应用开发环境 | 第65-66页 |
| ·时钟精确的FT64模拟器 | 第66-67页 |
| ·性能评测方法 | 第67-69页 |
| ·主机环境 | 第67页 |
| ·模拟器配置 | 第67-68页 |
| ·测试程序 | 第68-69页 |
| ·本章小结 | 第69-71页 |
| 第五章 面向流数据重用的SDR-Cache研究与优化 | 第71-87页 |
| ·FT64处理器中的数据重用问题 | 第71-73页 |
| ·数据重用类型 | 第71-72页 |
| ·FT64处理器中数据重用的限制 | 第72-73页 |
| ·相关工作 | 第73-74页 |
| ·SDR-Cache实现机制及优化技术 | 第74-81页 |
| ·SDR-Cache实现机制 | 第74-78页 |
| ·FMB直写技术 | 第78-80页 |
| ·生存期预测技术 | 第80-81页 |
| ·性能评测 | 第81-84页 |
| ·参数评测 | 第84-85页 |
| ·容量对性能的影响 | 第84-85页 |
| ·相联度对性能的影响 | 第85页 |
| ·本章小结 | 第85-87页 |
| 第六章 存储体虚拟全频访问技术 | 第87-97页 |
| ·相关工作 | 第87-89页 |
| ·SRF存储体的当前访问方式 | 第89-90页 |
| ·流水线设计 | 第89-90页 |
| ·半频时钟 | 第90页 |
| ·存储体虚拟全频访问技术 | 第90-93页 |
| ·VFFA实现机制 | 第90-93页 |
| ·时序约束 | 第93页 |
| ·性能评测 | 第93-95页 |
| ·本章小结 | 第95-97页 |
| 第七章 面向流应用的存储调度机制 | 第97-107页 |
| ·FT64处理器存储调度机制的局限 | 第97-99页 |
| ·相关工作 | 第99-100页 |
| ·面向流应用的存储调度机制 | 第100-104页 |
| ·实现结构 | 第100-101页 |
| ·工作机制 | 第101-104页 |
| ·性能评测 | 第104-105页 |
| ·本章小结 | 第105-107页 |
| 第八章 基于流地址分析的DRAM页策略 | 第107-119页 |
| ·相关工作 | 第107-110页 |
| ·流应用的访存特性分析 | 第110-111页 |
| ·计算时间与访存时间占总执行时间的比例 | 第110页 |
| ·访存地址变化规律 | 第110-111页 |
| ·访存地址分布特征 | 第111页 |
| ·基于流地址分析的DRAM页策略 | 第111-114页 |
| ·实现机制 | 第111-113页 |
| ·页策略算法 | 第113-114页 |
| ·性能评测 | 第114-116页 |
| ·性能对比 | 第114-115页 |
| ·访问类型分布 | 第115-116页 |
| ·综合评测 | 第116-118页 |
| ·优化前后的性能对比 | 第116-117页 |
| ·结果分析 | 第117-118页 |
| ·本章小结 | 第118-119页 |
| 第九章 结束语 | 第119-121页 |
| ·所做的工作与创新 | 第119-120页 |
| ·未来的研究方向 | 第120-121页 |
| 致谢 | 第121-123页 |
| 参考文献 | 第123-131页 |
| 作者在学期间取得的学术成果 | 第131-133页 |
| 缩略语说明 | 第133-135页 |