首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

AES加、解密算法的FPGA优化设计

摘要第1-5页
ABSTRACT第5-9页
第一章 引言第9-14页
   ·密码学简介第9页
   ·数据加密标准的发展第9-10页
   ·高级加密标准的研究现状第10-11页
   ·本设计的研究内容、意义及创新第11-12页
   ·论文的组织结构第12-14页
第二章 AES 算法简介第14-33页
   ·AES 算法的设计原理第14-15页
   ·数学准备第15-17页
   ·AES 算法的整体结构第17-23页
   ·AES 算法描述第23-30页
   ·AES 算法的性能第30-32页
   ·本章小结第32-33页
第三章 AES 加、解密系统的设计分析第33-51页
   ·AES 加、解密系统的实现方式第33-34页
   ·AES 加、解密系统的基本结构第34-36页
   ·加、解密模块的工作模式和结构第36-40页
   ·加、解密模块的设计第40-43页
   ·密钥扩展单元的设计第43-44页
   ·控制模块的设计第44-46页
   ·算法的优化第46-49页
   ·本章小结第49-51页
第四章 AES 加、解密系统的FPGA 设计及仿真验证第51-66页
   ·开发环境--QUARTUSⅡ第51-52页
   ·对子模块的描述及仿真第52-55页
   ·对整个系统的描述及仿真验证第55-63页
   ·和其他一些用FPGA 实现AES 算法的设计的性能比较第63-65页
   ·本章小结第65-66页
第五章 结论第66-68页
致谢第68-69页
参考文献第69-71页
攻读硕士学位期间发表论文情况第71-72页

论文共72页,点击 下载论文
上一篇:中资财险企业经济效率实证分析
下一篇:面向故障诊断的传感器布局和微弱信号检测方法的研究