摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 引言 | 第9-14页 |
·密码学简介 | 第9页 |
·数据加密标准的发展 | 第9-10页 |
·高级加密标准的研究现状 | 第10-11页 |
·本设计的研究内容、意义及创新 | 第11-12页 |
·论文的组织结构 | 第12-14页 |
第二章 AES 算法简介 | 第14-33页 |
·AES 算法的设计原理 | 第14-15页 |
·数学准备 | 第15-17页 |
·AES 算法的整体结构 | 第17-23页 |
·AES 算法描述 | 第23-30页 |
·AES 算法的性能 | 第30-32页 |
·本章小结 | 第32-33页 |
第三章 AES 加、解密系统的设计分析 | 第33-51页 |
·AES 加、解密系统的实现方式 | 第33-34页 |
·AES 加、解密系统的基本结构 | 第34-36页 |
·加、解密模块的工作模式和结构 | 第36-40页 |
·加、解密模块的设计 | 第40-43页 |
·密钥扩展单元的设计 | 第43-44页 |
·控制模块的设计 | 第44-46页 |
·算法的优化 | 第46-49页 |
·本章小结 | 第49-51页 |
第四章 AES 加、解密系统的FPGA 设计及仿真验证 | 第51-66页 |
·开发环境--QUARTUSⅡ | 第51-52页 |
·对子模块的描述及仿真 | 第52-55页 |
·对整个系统的描述及仿真验证 | 第55-63页 |
·和其他一些用FPGA 实现AES 算法的设计的性能比较 | 第63-65页 |
·本章小结 | 第65-66页 |
第五章 结论 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
攻读硕士学位期间发表论文情况 | 第71-72页 |