| 中文摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·GPON 系统简介 | 第9-11页 |
| ·GPON 系统结构 | 第9-10页 |
| ·GPON 的协议栈结构 | 第10页 |
| ·GPON 系统的主要特点 | 第10-11页 |
| ·光网络中前向纠错的应用现状 | 第11-12页 |
| ·GPON 中前向纠错应用介绍 | 第12页 |
| ·RS 码的发展和现状 | 第12-13页 |
| ·设计目标 | 第13-14页 |
| ·论文组织 | 第14-15页 |
| 第二章 RS 编解码算法研究 | 第15-32页 |
| ·基础理论 | 第15-18页 |
| ·有限域理论 | 第15-16页 |
| ·纠错编码理论 | 第16-18页 |
| ·RS 编码算法 | 第18页 |
| ·RS 解码算法 | 第18-30页 |
| ·计算伴随式和导出关键方程 | 第19-22页 |
| ·利用BM 算法求解关键方程 | 第22-25页 |
| ·利用ME 算法求解关键方程 | 第25-26页 |
| ·利用钱搜索计算错误位置 | 第26-27页 |
| ·利用福尼算法计算错误值 | 第27-28页 |
| ·其他求解关键方程的算法 | 第28-29页 |
| ·对不可纠的错误的处理 | 第29-30页 |
| ·C 语言仿真分析 | 第30-32页 |
| 第三章 RS(255,239)编解码器硬件实现 | 第32-58页 |
| ·有限域乘法器和求逆器的硬件实现 | 第32-35页 |
| ·有限域乘法器 | 第32-34页 |
| ·有限域求逆器 | 第34-35页 |
| ·RS 编码器的硬件实现 | 第35-36页 |
| ·RS 解码器的硬件实现 | 第36-44页 |
| ·解码器的流水线结构 | 第36-38页 |
| ·伴随式计算的硬件实现 | 第38-39页 |
| ·SiBM 算法求解关键方程的硬件实现 | 第39-40页 |
| ·RiBM 算法求解关键方程的硬件实现 | 第40-41页 |
| ·FPrME 算法求解关键方程的硬件实现 | 第41-42页 |
| ·几种解关键方程算法的硬件实现对比 | 第42-43页 |
| ·Foney 算法和chein 搜索算法硬件实现 | 第43-44页 |
| ·对解码失败处理的硬件实现 | 第44页 |
| ·RS 硬件编解码器的仿真验证 | 第44-50页 |
| ·FPGA 设计流程 | 第44-46页 |
| ·功能仿真 | 第46-48页 |
| ·编译和时序分析结果 | 第48-50页 |
| ·时序仿真 | 第50页 |
| ·RS 编解码器的电路板测试 | 第50-58页 |
| ·电路板的设计和制作 | 第51-52页 |
| ·使用SignalTap II 进行测试 | 第52-53页 |
| ·测试结果对比 | 第53-58页 |
| 第四章 GPON 中32 位并行FEC 和扰码的硬件实现 | 第58-74页 |
| ·GPON 中32 位并行FEC 的实现 | 第58-64页 |
| ·GPON 中对FEC 的相关规定 | 第58-59页 |
| ·32 位FEC 并行编码器的实现 | 第59-62页 |
| ·32 位FEC 并行解码器的实现 | 第62-64页 |
| ·GPON 中32 位并行解扰码的实现 | 第64-66页 |
| ·串行扰码电路分析 | 第64-65页 |
| ·并行扰码的实现 | 第65-66页 |
| ·GPON 中扰码器和解扰器的实现 | 第66页 |
| ·GPON 中32 位并行FEC 和解扰码的仿真验证 | 第66-74页 |
| ·编译结果 | 第67-68页 |
| ·仿真结果 | 第68-74页 |
| 第五章 结论 | 第74-75页 |
| 致谢 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 附录1 流水线有限域乘法器的Verilog 代码 | 第78-80页 |
| 附录2 测试用电路板的原理图和PCB 文件图 | 第80-82页 |
| 附录3 32 位并行FEC 和解扰码的整体仿真波形 | 第82-84页 |
| 在学期间的研究成果 | 第84页 |