基于DSP的低码率视频编码研究与实现
| 第1章 绪论 | 第1-12页 |
| ·引言 | 第6页 |
| ·视频编码标准综述 | 第6-9页 |
| ·MPEG系列运动图像压缩标准 | 第6-7页 |
| ·H.26L系列标准 | 第7-9页 |
| ·视频编码的实现方法 | 第9-10页 |
| ·本课题的意义和主要任务 | 第10-11页 |
| ·论文的结构 | 第11-12页 |
| 第2章 视频编码原理及H.263建议 | 第12-29页 |
| ·数字视频压缩编码的必要性 | 第12页 |
| ·视频压缩的理论依据 | 第12-14页 |
| ·视频编码的基本原理 | 第14-25页 |
| ·帧内编码 | 第14-22页 |
| ·帧间编码 | 第22-25页 |
| ·H.263建议 | 第25-29页 |
| ·视频流源格式 | 第25页 |
| ·数据结构和数据流 | 第25-27页 |
| ·编码器原理框图 | 第27-28页 |
| ·四种可选模式 | 第28-29页 |
| 第3章 EVM642开发板的硬件结构 | 第29-36页 |
| ·DM642的硬件结构 | 第29-31页 |
| ·EVM642的结构 | 第31-33页 |
| ·EVM642的开发板支持库 | 第33-36页 |
| 第4章 H.263编码的软件实现 | 第36-60页 |
| ·DSP/BIOS | 第37-40页 |
| ·DSP/BIOS的概念 | 第37-38页 |
| ·DSP/BIOS对于线程的管理 | 第38-40页 |
| ·参考架构的使用 | 第40-44页 |
| ·软件代码的实现 | 第44-57页 |
| ·软件代码的框架设计 | 第44页 |
| ·设置DSP/BIOS | 第44-45页 |
| ·主程序流程 | 第45-46页 |
| ·初始化部分 | 第46-48页 |
| ·输入和输出任务的实现 | 第48-50页 |
| ·处理任务的实现 | 第50-53页 |
| ·基于DSP芯片的代码优化 | 第53-57页 |
| ·实验结果 | 第57-59页 |
| ·算法模块优化测试 | 第57-58页 |
| ·干发板上视频编码的测试 | 第58-59页 |
| ·本章小节 | 第59-60页 |
| 第5章 总结与展望 | 第60-61页 |
| 参考文献 | 第61-64页 |
| 致谢 | 第64-65页 |
| 攻读硕士学位期间发表的论文 | 第65页 |
| 攻读硕士学位期间参加科研项目 | 第65页 |