基于自适应滤波器的噪声抑制技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-8页 |
| 第一章 绪论 | 第8-13页 |
| ·研究背景及历史现状 | 第8-10页 |
| ·研究内容及课题意义 | 第10-13页 |
| 第二章 自适应滤波器原理 | 第13-21页 |
| ·维纳滤波器 | 第13-17页 |
| ·线性最优滤波 | 第13-14页 |
| ·正交性原理 | 第14-15页 |
| ·维纳-霍夫方程 | 第15-16页 |
| ·误差性能表面 | 第16-17页 |
| ·最速下降算法 | 第17-19页 |
| ·最速下降算法的稳定性 | 第18-19页 |
| ·瞬态特性 | 第19页 |
| ·自适应滤波器结构 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第三章 自适应算法与噪声对消技术的仿真研究 | 第21-42页 |
| ·自适应噪声对消技术 | 第21-23页 |
| ·最小均方算法 | 第23-25页 |
| ·LMS算法 | 第23页 |
| ·权向量的收敛 | 第23-24页 |
| ·性能指标 | 第24-25页 |
| ·归一化最小均方算法 | 第25页 |
| ·最小二乘法 | 第25-29页 |
| ·线性最小二乘法 | 第25-27页 |
| ·递归最小二乘自适应滤波器 | 第27-29页 |
| ·仿真研究 | 第29-40页 |
| ·最小均方算法仿真研究 | 第29-35页 |
| ·RLS算法的仿真 | 第35-38页 |
| ·Simulink建模仿真 | 第38-40页 |
| ·本章小结 | 第40-42页 |
| 第四章 基于数字信号处理器的自适应滤波器及设计 | 第42-58页 |
| ·数字信号处理算法的实现方法 | 第42页 |
| ·DSP系统 | 第42-44页 |
| ·基于TMS320C33的自适应算法的实现 | 第44-57页 |
| ·TMS320C3X概述 | 第44-45页 |
| ·TMS320VC33实现方案的设计 | 第45-50页 |
| ·软件设计 | 第50-56页 |
| ·应用调试 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第五章 自适应滤波器的FPGA实现 | 第58-74页 |
| ·FPGA技术 | 第58-61页 |
| ·FPGA的体系结构 | 第58-59页 |
| ·设计流程 | 第59-61页 |
| ·硬件描述语言 | 第61-62页 |
| ·设计方法和规则 | 第62-64页 |
| ·自上而下的设计方法 | 第62页 |
| ·同步设计 | 第62-64页 |
| ·悬浮节点 | 第64页 |
| ·总线争抢 | 第64页 |
| ·模块划分 | 第64-71页 |
| ·横向FIR滤波器设计 | 第65-68页 |
| ·自适应算法的实现 | 第68-70页 |
| ·输出模块 | 第70-71页 |
| ·顶层模块 | 第71-73页 |
| ·本章小结 | 第73-74页 |
| 第六章 结束语 | 第74-75页 |
| 参考文献 | 第75-79页 |
| 致谢 | 第79-81页 |