中文摘要 | 第1-6页 |
目录 | 第6-10页 |
序言 | 第10-12页 |
第一章 概述 | 第12-16页 |
1.1 无线接收机简介 | 第12-13页 |
1.2 课题项目概况 | 第13-15页 |
1.3 论文章节安排 | 第15-16页 |
第二章 高线性大动态范围接收机指标分析 | 第16-29页 |
2.1 噪声特性分析--接收机噪声系数(Noise figure) | 第16-20页 |
2.1.1 噪声的来源 | 第16-17页 |
2.1.1.1 热噪声 | 第16-17页 |
2.1.1.2 散粒噪声 | 第17页 |
2.1.1.3 闪烁噪声 | 第17页 |
2.1.2 噪声系数(Noise Figure) | 第17-18页 |
2.1.3 级联电路的噪声系数 | 第18-20页 |
2.2 接收机灵敏度(Sensitivity) | 第20-21页 |
2.3 压缩点、最小可检测信号(MDS)和动态范围(DR) | 第21-22页 |
2.3.1 1-dB压缩点 | 第21-22页 |
2.3.2 最小可检测信号MDS | 第22页 |
2.3.3 动态范围DR | 第22页 |
2.4 互调失真——三阶截断点IP_3 | 第22-26页 |
2.5 无杂散响应动态范围(SFDR) | 第26-28页 |
2.6 接收机内部杂散响应 | 第28-29页 |
第三章 接收机系统设计 | 第29-49页 |
3.1 接收机大动态范围设计方法 | 第29-47页 |
3.1.1 自动增益控制AGC原理 | 第30-37页 |
3.1.1.1 线性AGC原理 | 第30-34页 |
3.1.1.2 另一种AGC模型分析 | 第34-36页 |
3.1.1.3 AGC系统部件 | 第36-37页 |
3.1.2 PIN二极管电调衰减器AGC设计 | 第37-42页 |
3.1.2.1 PIN二极管原理极其特性 | 第37-39页 |
3.1.2.2 PIN二极管电调衰减器 | 第39-41页 |
3.1.2.3 PIN二极管电调衰减器AGC实现 | 第41-42页 |
3.1.3 VGA可变增益放大器AGC设计 | 第42-43页 |
3.1.3.1 VGA可变增益放大器 | 第42-43页 |
3.1.3.2 VGA可变增益放大器AGC实现 | 第43页 |
3.1.4 级联AGC实现接收机大动态范围 | 第43-47页 |
3.2 接收机高线性设计方法设计方法 | 第47-49页 |
第四章 接收机本振频率合成器设计 | 第49-69页 |
4.1 频率合成技术概要 | 第49-53页 |
4.2 DDS-直接数字频率合成技术 | 第53-64页 |
4.2.1 DDS简介 | 第53-54页 |
4.2.2 DDS的基本原理 | 第54-55页 |
4.2.3 DDS的结构 | 第55-56页 |
4.2.3.1 相位累加器 | 第55-56页 |
4.2.3.2 正弦查询表ROM | 第56页 |
4.2.3.3 数模转换器DAC | 第56页 |
4.2.4 DDS的频谱分析 | 第56-59页 |
4.2.4.1 理想DDS的条件及频谱 | 第56-58页 |
4.2.4.2 DDS实际输出频谱及杂散指标恶化来源 | 第58-59页 |
4.2.5 DDS的性能特点及应用 | 第59-61页 |
4.2.5.1 DDS的性能特点 | 第59-60页 |
4.2.5.2 DDS的应用 | 第60-61页 |
4.2.6 DDS芯片介绍 | 第61-64页 |
4.2.6.1 ADI公司的DDS产品AD985x系列 | 第61-63页 |
4.2.6.2 Qualcomm公司的DDS芯片 | 第63-64页 |
4.2.6.3 其他公司的DDS芯片简介 | 第64页 |
4.3 PLL-锁相环频率合成技术 | 第64-67页 |
4.3.1 基本锁相环频率合成器 | 第64-65页 |
4.3.2 变模分频PLL频率合成器 | 第65-66页 |
4.3.3 下变频PLL频率合成器 | 第66-67页 |
4.4 DDS+PLL频率合成概述 | 第67-69页 |
4.4.1 DDS驱动PLL环频率合成技术 | 第67-68页 |
4.4.2 变模分频PLL频率合成器 | 第68-69页 |
第五章 先进的无线RF接收机 | 第69-76页 |
5.1 镜像抑制技术 | 第69-71页 |
5.1.1 Hartley镜像抑制结构 | 第69-70页 |
5.1.2 Weaver镜像抑制结构 | 第70-71页 |
5.1.3 两种结构的比较 | 第71页 |
5.2 零中频接收机 | 第71-73页 |
5.3 基于软件无线电的数字中频接收机 | 第73-75页 |
5.4 先进的接收机结构比较 | 第75-76页 |
第六章 0.1-30MHz高线性大动态范围通用接收机研制 | 第76-103页 |
6.1 项目系统指标及功能要求 | 第76-77页 |
6.2 系统方案设计与论证 | 第77-82页 |
6.2.1 系统方案原理框图及总体工作原理 | 第77-79页 |
6.2.1.1 系统方案原理框图 | 第77页 |
6.2.1.2 系统总体工作原理 | 第77-79页 |
6.2.2 系统方案可行性论证 | 第79-82页 |
6.2.2.1 系统线性度指标 | 第79-80页 |
6.2.2.2 系统总噪声系数计算及灵敏度指标 | 第80页 |
6.2.2.3 系统动态范围及无杂散动态范围 | 第80-81页 |
6.2.2.4 频率分辨率及本振相位噪声指标 | 第81页 |
6.2.2.5 镜像抑制及中频抑制指标 | 第81-82页 |
6.3 0.1~30MHz高线性大动态范围通用接收机实现 | 第82-97页 |
6.3.1 高线性PUSH-PULL互补结构射频前端LNA单元 | 第82-83页 |
6.3.2 AGC及前级衰减切换单元 | 第83-86页 |
6.3.3 前端预选器与系统中的滤波器实现 | 第86-88页 |
6.3.4 信道中的放大器与混频器 | 第88-91页 |
6.3.5 接收机频率合成器与MCU(单片机)单元 | 第91-96页 |
6.3.6 系统设计与调试过程中应注意的问题 | 第96-97页 |
6.4 系统最终测试结果 | 第97-103页 |
6.4.1 测试结果与输出频谱图 | 第97-100页 |
6.4.2 接收机系统相关实物图 | 第100-103页 |
结束语 | 第103-104页 |
参考文献 | 第104-107页 |
致谢 | 第107-108页 |
附录 | 第108-116页 |
附录1 通用接收机部分电原理图 | 第108-109页 |
附录2 MCU控制源程序 | 第109-113页 |
附录3 预选器中椭圆带通滤波器电路及仿真图 | 第113-115页 |
附录4 其他滤波器电路及仿真图 | 第115-116页 |
个人简历 | 第116页 |