| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 引言 | 第10-14页 |
| ·课题研究背景及理论意义 | 第10-12页 |
| ·FPGA 国内外发展现状 | 第10-11页 |
| ·论文实用价值以及理论意义 | 第11-12页 |
| ·论文的主要内容 | 第12-14页 |
| 第二章 Virtex 系列 FPGA 综述 | 第14-21页 |
| ·FPGA 概述 | 第14-16页 |
| ·FPGA 的定义 | 第14页 |
| ·FPGA 的基本特点 | 第14-15页 |
| ·FPGA 的实现 | 第15页 |
| ·FPGA 的发展方向 | 第15-16页 |
| ·VIRTEX 系列FPGA 概述 | 第16-21页 |
| ·Virtex 系列FPGA 总体结构 | 第16-17页 |
| ·可编程逻辑模块(CLB) | 第17-18页 |
| ·可编程布线矩阵 | 第18-19页 |
| ·Block RAM | 第19页 |
| ·数字延迟锁相环 | 第19-21页 |
| 第三章 多标准IO 电路单元模块的实现 | 第21-61页 |
| ·I/O Bank | 第23-25页 |
| ·多标准I/O 接口设计 | 第25-60页 |
| ·SRAM 阵列 | 第27-29页 |
| ·互连矩阵 | 第29-32页 |
| ·IO 模块 | 第32-60页 |
| ·输入输出寄存器 | 第33-36页 |
| ·输入缓冲器 | 第36-42页 |
| ·输出缓冲器 | 第42-60页 |
| ·I/O 接口电路测试方案 | 第60页 |
| ·小结 | 第60-61页 |
| 第四章 LVDS 标准在FPGA IOB 模块中的实现 | 第61-85页 |
| ·适用于LVDS 标准的IOB 结构 | 第63-64页 |
| ·适用于LVDS 标准的输入缓冲器 | 第64-71页 |
| ·适用于LVDS 的输出缓冲器 | 第71-84页 |
| ·Virtex-E 型号中的LVDS 输出缓冲电路 | 第71-75页 |
| ·Virtex-II 及后续型号中的LVDS 输出缓冲电路 | 第75-84页 |
| ·双端信号Outbuffer | 第76-82页 |
| ·PBIAS/NBIAS 配置电路 | 第82-84页 |
| ·小结 | 第84-85页 |
| 第五章 IOB 中的一些其他模块 | 第85-94页 |
| ·可编程延迟与输入数据寄存器模块 | 第85-86页 |
| ·参考电压输入通道模块UIO_REFIN | 第86-88页 |
| ·DCI 数字阻抗匹配网络 | 第88-93页 |
| ·小结 | 第93-94页 |
| 第六章 结论 | 第94-96页 |
| ·工作总结 | 第94-95页 |
| ·项目展望 | 第95-96页 |
| 致谢 | 第96-97页 |
| 参考文献 | 第97-99页 |
| 攻硕期间取得的成果 | 第99-100页 |