首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

FPGA中多标准可编程IO端口的设计

摘要第1-6页
ABSTRACT第6-10页
第一章 引言第10-14页
   ·课题研究背景及理论意义第10-12页
     ·FPGA 国内外发展现状第10-11页
     ·论文实用价值以及理论意义第11-12页
   ·论文的主要内容第12-14页
第二章 Virtex 系列 FPGA 综述第14-21页
   ·FPGA 概述第14-16页
     ·FPGA 的定义第14页
     ·FPGA 的基本特点第14-15页
     ·FPGA 的实现第15页
     ·FPGA 的发展方向第15-16页
   ·VIRTEX 系列FPGA 概述第16-21页
     ·Virtex 系列FPGA 总体结构第16-17页
     ·可编程逻辑模块(CLB)第17-18页
     ·可编程布线矩阵第18-19页
     ·Block RAM第19页
     ·数字延迟锁相环第19-21页
第三章 多标准IO 电路单元模块的实现第21-61页
   ·I/O Bank第23-25页
   ·多标准I/O 接口设计第25-60页
     ·SRAM 阵列第27-29页
     ·互连矩阵第29-32页
     ·IO 模块第32-60页
       ·输入输出寄存器第33-36页
       ·输入缓冲器第36-42页
       ·输出缓冲器第42-60页
     ·I/O 接口电路测试方案第60页
   ·小结第60-61页
第四章 LVDS 标准在FPGA IOB 模块中的实现第61-85页
   ·适用于LVDS 标准的IOB 结构第63-64页
   ·适用于LVDS 标准的输入缓冲器第64-71页
   ·适用于LVDS 的输出缓冲器第71-84页
     ·Virtex-E 型号中的LVDS 输出缓冲电路第71-75页
     ·Virtex-II 及后续型号中的LVDS 输出缓冲电路第75-84页
       ·双端信号Outbuffer第76-82页
       ·PBIAS/NBIAS 配置电路第82-84页
   ·小结第84-85页
第五章 IOB 中的一些其他模块第85-94页
   ·可编程延迟与输入数据寄存器模块第85-86页
   ·参考电压输入通道模块UIO_REFIN第86-88页
   ·DCI 数字阻抗匹配网络第88-93页
   ·小结第93-94页
第六章 结论第94-96页
   ·工作总结第94-95页
   ·项目展望第95-96页
致谢第96-97页
参考文献第97-99页
攻硕期间取得的成果第99-100页

论文共100页,点击 下载论文
上一篇:数字式温补晶体振荡器中的压控振荡电路的设计
下一篇:磁光光纤Bragg光栅磁场传感特性研究