多核平台上的并行程序性能调优技术与工具
摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第1章 绪论 | 第13-22页 |
·研究背景 | 第13-17页 |
·多核处理器平台的发展 | 第13-15页 |
·多核平台上的并行编程 | 第15-16页 |
·并行程序剖析与性能调优技术 | 第16-17页 |
·论文的研究目标和主要工作 | 第17-18页 |
·相关工作 | 第18-20页 |
·基于算法行为的程序性能分析 | 第18-19页 |
·基于运行时处理器微体系事件特征的性能分析 | 第19-20页 |
·论文的结构 | 第20-22页 |
第2章 基于硬件性能计数器的性能分析技术 | 第22-36页 |
·PMU 基础知识 | 第22-31页 |
·龙芯2F 的PMU 简介 | 第22-24页 |
·Intel 处理器的PMU 简介 | 第24-31页 |
·PMU 底层操作 | 第31-32页 |
·龙芯2F | 第31-32页 |
·Intel 处理器 | 第32页 |
·基于硬件PMU 的性能分析方法 | 第32-35页 |
·对事件直接计数 | 第32-33页 |
·基于事件的抽样 | 第33-35页 |
·评价 | 第35页 |
·本章小结 | 第35-36页 |
第3章 SMART 软件结构与功能设计 | 第36-44页 |
·SMART 软件架构 | 第36页 |
·模块功能划分 | 第36-42页 |
·SMART 后端数据采集 | 第37-38页 |
·SMART 前端用户接口 | 第38-42页 |
·SMART 的特点与优势 | 第42-43页 |
·本章小结 | 第43-44页 |
第4章 Pview 内核扩展 | 第44-68页 |
·Pview 内核扩展概述 | 第44-46页 |
·内核扩展的必要性论证 | 第44-45页 |
·内核扩展的目标 | 第45页 |
·术语解释 | 第45-46页 |
·Pview 内核扩展关键技术 | 第46-58页 |
·Viewer-Viewee 机制 | 第47-52页 |
·进程上下文扩展 | 第52-57页 |
·全系统分析中的pview 上下文 | 第57-58页 |
·Pview 系统调用 | 第58-67页 |
·功能介绍 | 第59-60页 |
·Pview 处理流程 | 第60-62页 |
·Pview 部分功能的实现原理分析 | 第62-67页 |
·本章小结 | 第67-68页 |
第5章 PEgine 驱动模块 | 第68-73页 |
·概述 | 第68-69页 |
·PEinge 工作原理 | 第69-72页 |
·抽样数据类型 | 第69页 |
·基于事件的抽样过程 | 第69-71页 |
·抽样处理过程中的数据流 | 第71-72页 |
·本章小结 | 第72-73页 |
第6章 Pview 使用模式 | 第73-78页 |
·全系统范围的性能监测 | 第73-75页 |
·针对特定进程的性能监测 | 第75-77页 |
·View 模式 | 第75-76页 |
·Self-view 模式 | 第76-77页 |
·本章小结 | 第77-78页 |
第7章 全文总结 | 第78-80页 |
·研究工作和成果 | 第78-79页 |
·未来工作的展望 | 第79-80页 |
参考文献 | 第80-82页 |
在读期间发表的学术论文与取得的研究成果 | 第82-83页 |
在读期间参与的科研项目 | 第83-84页 |
致谢 | 第84页 |