基于FPGA+DSP的星上综合处理系统的设计与实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 英文缩写对照表 | 第8-10页 |
| 1 绪论 | 第10-16页 |
| 1.1 课题的研究的背景及意义 | 第10-11页 |
| 1.2 国内外研究概况 | 第11-14页 |
| 1.3 本文的主要工作 | 第14-16页 |
| 2 综合处理系统设计方案 | 第16-29页 |
| 2.1 任务要求与需求分析 | 第16-17页 |
| 2.2 系统总体方案 | 第17-22页 |
| 2.3 主要芯片选型 | 第22-28页 |
| 2.4 本章小结 | 第28-29页 |
| 3 硬件电路设计 | 第29-49页 |
| 3.1 硬件电路框图 | 第29-32页 |
| 3.2 FPGA电路 | 第32-36页 |
| 3.3 定点DSP电路 | 第36-40页 |
| 3.4 浮点DSP电路 | 第40-42页 |
| 3.5 JTAG电路 | 第42页 |
| 3.6 时钟电路 | 第42-44页 |
| 3.7 复位电路 | 第44-46页 |
| 3.8 供电电路 | 第46-48页 |
| 3.9 本章小结 | 第48-49页 |
| 4 数据接口设计 | 第49-64页 |
| 4.1 对外接口电路 | 第49-53页 |
| 4.2 内部接口电路 | 第53-58页 |
| 4.3 C6455EMIFA接口的FPGA实现 | 第58-61页 |
| 4.4 C6713EMIF接口的FPGA实现 | 第61-63页 |
| 4.5 本章小结 | 第63-64页 |
| 5 系统验证与算法实现 | 第64-84页 |
| 5.1 系统数据通路验证 | 第64-71页 |
| 5.2 MPCM算法的FPGA实现 | 第71-82页 |
| 5.3 本章小结 | 第82-84页 |
| 6 总结与展望 | 第84-86页 |
| 6.1 本文工作总结 | 第84-85页 |
| 6.2 进一步研究与展望 | 第85-86页 |
| 致谢 | 第86-88页 |
| 参考文献 | 第88-93页 |
| 附录1 攻读硕士学位期间发表的专利 | 第93-94页 |
| 附录2 调试问题记录 | 第94-98页 |
| 附录3 星上综合处理系统实物图 | 第98-99页 |