摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 论文背景及意义 | 第9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 论文主要研究内容 | 第11-12页 |
1.4 论文组织结构 | 第12-13页 |
第二章 模数转换器概述 | 第13-23页 |
2.1 ADC基本原理 | 第13-14页 |
2.2 ADC性能参数 | 第14-17页 |
2.2.1 静态性能参数 | 第14-16页 |
2.2.2 动态性能参数 | 第16-17页 |
2.3 常见的Nyquist ADC及其特点 | 第17-20页 |
2.3.1 Flash ADC | 第18页 |
2.3.2 Pipelined ADC | 第18-20页 |
2.3.3 SAR ADC | 第20页 |
2.4 Pipelined-SAR ADC | 第20-22页 |
2.5 本章小结 | 第22-23页 |
第三章 Pipelined-SAR ADC的系统设计 | 第23-41页 |
3.1 动态放大器的分析与总结 | 第23-30页 |
3.1.1 基本原理 | 第23-24页 |
3.1.2 性能参数 | 第24-26页 |
3.1.3 常见结构 | 第26-29页 |
3.1.4 动态放大器的优势与缺点 | 第29-30页 |
3.2 非理想因素分析 | 第30-36页 |
3.2.1 电容失配误差 | 第30-32页 |
3.2.2 级间增益误差 | 第32-34页 |
3.2.3 失调误差 | 第34-36页 |
3.3 系统设计 | 第36-40页 |
3.3.1 整体结构 | 第36-37页 |
3.3.2 时间分配 | 第37-38页 |
3.3.3 校准方案 | 第38-40页 |
3.4 本章小结 | 第40-41页 |
第四章 电路设计与前仿真 | 第41-57页 |
4.1 第一级SAR ADC | 第41-47页 |
4.1.1 2bit/cycle SAR ADC | 第41页 |
4.1.2 DAC设计 | 第41-43页 |
4.1.3 比较器设计 | 第43-46页 |
4.1.4 异步时序电路设计 | 第46-47页 |
4.1.5 第一级整体电路仿真 | 第47页 |
4.2 动态放大器 | 第47-49页 |
4.3 第二级SAR ADC | 第49-52页 |
4.3.1 DAC设计 | 第50页 |
4.3.2 校准电路设计 | 第50-52页 |
4.4 多相时钟电路 | 第52-54页 |
4.5 整体电路仿真 | 第54-55页 |
4.6 本章小结 | 第55-57页 |
第五章 版图设计与后仿真 | 第57-63页 |
5.1 版图非理想因素 | 第57-58页 |
5.2 Pipelined-SAR ADC版图设计 | 第58-60页 |
5.2.1 版图布局 | 第58页 |
5.2.2 版图实现 | 第58-60页 |
5.3 后仿真及结果分析 | 第60-62页 |
5.4 本章小结 | 第62-63页 |
第六章 总结与展望 | 第63-65页 |
6.1 总结 | 第63页 |
6.2 展望 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-71页 |
作者简介 | 第71页 |