非线性盲辨识补偿算法硬件实现优化技术
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
1 绪论 | 第9-16页 |
1.1 研究的背景及意义 | 第9-10页 |
1.2 非线性处理的研究现状 | 第10-12页 |
1.3 硬件技术的发展状况 | 第12-15页 |
1.4 论文的结构安排 | 第15-16页 |
2 接收机非线性处理系统 | 第16-30页 |
2.1 整体硬件平台的构成 | 第16-18页 |
2.2 非线性消除的算法框架 | 第18-26页 |
2.3 算法硬件实现的系统设计 | 第26-29页 |
2.4 本章小结 | 第29-30页 |
3 非线性补偿算法稳定实现的关键技术 | 第30-54页 |
3.1 算法实现的具体分析 | 第30-32页 |
3.2 算法的定点化研究 | 第32-41页 |
3.3 DSP中特定运算单元的优化设计 | 第41-48页 |
3.4 FPGA中主要模块的优化控制 | 第48-53页 |
3.5 本章小结 | 第53-54页 |
4 硬件实现的时序优化 | 第54-69页 |
4.1 时序问题概述 | 第54-57页 |
4.2 硬件实现的全局时序问题 | 第57-62页 |
4.3 关键时序的研究 | 第62-68页 |
4.4 本章小结 | 第68-69页 |
5 混合数据传输的优化控制 | 第69-85页 |
5.1 系统传输数据的基本类型 | 第69-71页 |
5.2 多速率数据稳定传输的研究 | 第71-75页 |
5.3 信道化数据连续传输的设计 | 第75-84页 |
5.4 本章小结 | 第84-85页 |
6 全文总结及展望 | 第85-87页 |
6.1 全文总结 | 第85-86页 |
6.2 展望 | 第86-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-91页 |