摘要 | 第3-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第10-15页 |
1.1 研究背景和意义 | 第10-11页 |
1.2 听觉诱发电位的应用价值 | 第11页 |
1.3 听觉诱发电位实验设备现状 | 第11-13页 |
1.3.1 声音刺激器 | 第11-12页 |
1.3.2 脑电采集器 | 第12页 |
1.3.3 校准设备 | 第12-13页 |
1.4 论文的主要内容及结构 | 第13-15页 |
第二章 声音刺激器的设计 | 第15-23页 |
2.1 硬件电路设计 | 第15-18页 |
2.2 程序设计 | 第18-23页 |
2.2.1 SD协议及SD卡的读操作 | 第19-21页 |
2.2.2 WM8978程序设计 | 第21-23页 |
第三章 刺激声校准器的设计 | 第23-33页 |
3.1 系统方案 | 第23-25页 |
3.2 硬件电路设计 | 第25-27页 |
3.3 软件设计 | 第27-31页 |
3.3.1 Measurement Studio介绍 | 第27页 |
3.3.2 显示界面设计 | 第27-28页 |
3.3.3 系统程序设计 | 第28-31页 |
3.4 刺激声校准 | 第31-33页 |
第四章 脑电采集器的设计 | 第33-48页 |
4.1 硬件电路设计 | 第33-40页 |
4.1.1 电源电路 | 第33-35页 |
4.1.2 前端预处理滤波电路 | 第35-36页 |
4.1.3 数字电路设计 | 第36-40页 |
4.2 PIC32的BootLoader设计 | 第40-43页 |
4.2.1 BootLoader介绍 | 第40-42页 |
4.2.2 BootLoader程序设计 | 第42-43页 |
4.3 脑电采集器软件设计 | 第43-48页 |
4.3.1 系统初始化 | 第43-44页 |
4.3.2 数据采集 | 第44-46页 |
4.3.3 数据传输格式设计 | 第46-48页 |
第五章 脑电校准器的设计 | 第48-55页 |
5.1 硬件电路的设计 | 第48-50页 |
5.2 软件设计 | 第50-53页 |
5.3 性能测试 | 第53-55页 |
第六章 蓝牙模块的设计 | 第55-61页 |
6.1 硬件电路的设计 | 第55-56页 |
6.2 软件设计 | 第56-61页 |
6.2.1 采集器与蓝牙串口的通信 | 第56-58页 |
6.2.2 蓝牙模块之间的通信 | 第58-59页 |
6.2.3 PC控制端与蓝牙适配器的通信 | 第59-61页 |
第七章 系统整合 | 第61-67页 |
7.1 脑电采集器与声音刺激器的连接 | 第61-62页 |
7.2 触发信号及数据存储格式 | 第62-63页 |
7.3 PC端程序设计 | 第63-66页 |
7.4 系统工作流程 | 第66-67页 |
第八章 系统测试结果及分析 | 第67-76页 |
8.1 声音刺激器性能测试 | 第67-69页 |
8.1.1 声音输出测试 | 第67-68页 |
8.1.2 刺激声输出与触发信号的同步性 | 第68-69页 |
8.1.3 刺激器基本参数 | 第69页 |
8.2 蓝牙模块测试 | 第69-71页 |
8.2.1 蓝牙传输性能测试 | 第69-70页 |
8.2.2 蓝牙传输距离测试 | 第70-71页 |
8.3 脑电采集器性能测试 | 第71-73页 |
8.3.1 各通道电流噪声测试 | 第71-72页 |
8.3.2 各通道输入阻抗测试 | 第72页 |
8.3.3 脑电采集器基本参数 | 第72-73页 |
8.4 ASSR实验及结果 | 第73-76页 |
第九章 总结与展望 | 第76-78页 |
9.1 总结 | 第76-77页 |
9.2 展望 | 第77-78页 |
参考文献 | 第78-82页 |
攻读硕士期间成果 | 第82-83页 |
致谢 | 第83-84页 |