摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第11-15页 |
1.1 研究背景与意义 | 第11-12页 |
1.2 国内外研究现状及发展趋势 | 第12-13页 |
1.3 本文研究内容及结构安排 | 第13-15页 |
第二章 基于SOC结构的示波表控制平台设计分析 | 第15-26页 |
2.1 总体方案设计 | 第15-19页 |
2.1.1 控制平台功能电路方案设计 | 第15-16页 |
2.1.2 SOC方案设计 | 第16-19页 |
2.2 控制平台硬件方案设计 | 第19-23页 |
2.2.1 PS外围电路方案设计 | 第19-21页 |
2.2.2 PL外部电路设计 | 第21-22页 |
2.2.3 电源模块方案设计 | 第22-23页 |
2.3 控制平台数字逻辑方案及启动方案设计 | 第23-26页 |
2.3.1 控制平台数字逻辑方案设计 | 第23-24页 |
2.3.2 控制平台启动方案设计 | 第24-26页 |
第三章 控制平台硬件方案设计 | 第26-46页 |
3.1 PS外围电路设计 | 第26-32页 |
3.1.1 PS与DDR接口的设计 | 第26-27页 |
3.1.2 PS与USB接口的设计 | 第27-28页 |
3.1.3 PS与Ethernet接口的设计 | 第28-30页 |
3.1.4 PS与UART接口的设计 | 第30页 |
3.1.5 PS启动方式电路设计 | 第30-32页 |
3.1.6 复位电路设计 | 第32页 |
3.2 PL外部电路设计 | 第32-39页 |
3.2.1 数据采集和存储电路 | 第33-35页 |
3.2.2 时钟电路设计 | 第35-37页 |
3.2.3 显示电路设计 | 第37-39页 |
3.3 电源模块电路设计 | 第39-46页 |
3.3.1 电压转换电路设计 | 第40-44页 |
3.3.2 充电模块设计 | 第44-46页 |
第四章 控制平台数字逻辑方案设计及系统制作 | 第46-65页 |
4.1 控制平台数字逻辑设计简介 | 第46-51页 |
4.1.1 ZYNQ开发流程 | 第47页 |
4.1.2 ProcessingSystemIP核设计 | 第47-49页 |
4.1.3 PL自定义IP设计 | 第49-51页 |
4.2 PL数字逻辑设计 | 第51-62页 |
4.2.1 数据采集模块 | 第51-53页 |
4.2.2 数据存储模块 | 第53-55页 |
4.2.3 ADC控制模块 | 第55-57页 |
4.2.4 显示模块 | 第57-60页 |
4.2.5 电源管理模块 | 第60-62页 |
4.3 系统制作 | 第62-65页 |
4.3.1 U-boot编译 | 第62-63页 |
4.3.2 Linux内核编译 | 第63-64页 |
4.3.3 SDCard启动流程 | 第64-65页 |
第五章 系统调试与测试 | 第65-73页 |
5.1 系统调试 | 第65-68页 |
5.1.1 电源调试 | 第65-66页 |
5.1.2 ZYNQ芯片调试 | 第66-67页 |
5.1.3 ADC调试 | 第67-68页 |
5.1.4 显示电路和扩展接口调试 | 第68页 |
5.2 调试中出现的问题及解决方法 | 第68-69页 |
5.3 示波表控制平台的性能测试 | 第69-73页 |
5.3.1 显示功能和扩展接口功能测试 | 第69-71页 |
5.3.2 控制平台功耗测试 | 第71-73页 |
第六章 总结与展望 | 第73-75页 |
6.1 课题总结 | 第73页 |
6.2 课题展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-77页 |
攻读硕士期间取得的学习成果 | 第77-78页 |
附录 | 第78页 |