一种基于FPGA的双核FFT处理器的设计与实现
| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 第一章 绪论 | 第7-12页 |
| 1.1 研究背景 | 第7-8页 |
| 1.2 国内外研究现状和发展趋势 | 第8-9页 |
| 1.3 论文主要工作 | 第9-10页 |
| 1.4 论文结构 | 第10-12页 |
| 第二章 FFT算法及算法选择 | 第12-23页 |
| 2.1 FFT算法简介 | 第12-14页 |
| 2.2 按时序抽取的基-2 FFT算法 | 第14-18页 |
| 2.3 按频域抽取的基-2 FFT算法 | 第18-21页 |
| 2.4 算法选择 | 第21-23页 |
| 第三章 FPGA技术及开发平台 | 第23-32页 |
| 3.1 可编程逻辑器件及FPGA技术 | 第23-25页 |
| 3.2 软件开发平台 | 第25-27页 |
| 3.3 硬件描述语言 | 第27-28页 |
| 3.4 硬件开发平台 | 第28-32页 |
| 第四章 FPGA实现双核FFT的设计 | 第32-44页 |
| 4.1 总体设计 | 第32-37页 |
| 4.1.1 并行程序设计 | 第32-33页 |
| 4.1.2 总体结构设计 | 第33-37页 |
| 4.2 详细设计 | 第37-44页 |
| 4.2.1 系统时钟分析 | 第37-38页 |
| 4.2.2 RAM存储器 | 第38-40页 |
| 4.2.3 地址发生器 | 第40-41页 |
| 4.2.4 地址流水线 | 第41-42页 |
| 4.2.5 辐角发生器 | 第42-44页 |
| 第五章 系统综合与仿真 | 第44-50页 |
| 5.1 综合分析 | 第44-45页 |
| 5.2 仿真测试 | 第45-50页 |
| 5.2.1 局部模块测试 | 第45-48页 |
| 5.2.2 整体测试 | 第48-50页 |
| 第六章 总结与展望 | 第50-52页 |
| 6.1 总结 | 第50页 |
| 6.2 展望 | 第50-52页 |
| 参考文献 | 第52-54页 |
| 致谢 | 第54-55页 |
| 攻读硕士学位期间取得的学术成果 | 第55页 |