摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
第一章 绪论 | 第8-18页 |
1.1 引言 | 第8-9页 |
1.2 纸币图像信息检测国内外发展情况 | 第9-12页 |
1.3 可编程逻辑器件概述 | 第12-15页 |
1.4 常用数据采集接口概述 | 第15-16页 |
1.5 课题主要研究内容及章节安排 | 第16-18页 |
第二章 纸币图像信息提取与检测系统总体设计 | 第18-25页 |
2.1 系统整体方案 | 第18-19页 |
2.2 主要器件的选取 | 第19-24页 |
2.2.1 光源的选择 | 第19-21页 |
2.2.2 图像传感器的选择 | 第21-22页 |
2.2.3 镜头的选择 | 第22页 |
2.2.4 FPGA 芯片的选择 | 第22-23页 |
2.2.5 USB 芯片的选择 | 第23-24页 |
2.3 本章小结 | 第24-25页 |
第三章 纸币图像信息提取与检测系统硬件设计 | 第25-39页 |
3.1 照明模块设计 | 第25-28页 |
3.1.1 光源板的结构 | 第26页 |
3.1.2 光照均匀性分析 | 第26-28页 |
3.2 FPGA 采集主板设计 | 第28-34页 |
3.2.1 电源电路设计 | 第28-30页 |
3.2.2 配置电路设计 | 第30-31页 |
3.2.3 FPGA 与USB 接口方式设计 | 第31-33页 |
3.2.4 其他模块设计 | 第33-34页 |
3.3 印制电路板电路的抗干扰措施 | 第34-37页 |
3.4 CMOS 采集子板设计 | 第37-38页 |
3.4.1 CMOS-MT9T001 简介 | 第37-38页 |
3.4.2 CMOS 采集子板电路 | 第38页 |
3.5 本章小结 | 第38-39页 |
第四章 纸币图像信息提取与检测系统软件设计 | 第39-61页 |
4.1 FPGA 的逻辑设计 | 第39-46页 |
4.1.1 FPGA 的逻辑设计 | 第40页 |
4.1.2 CMOS 芯片初始化模块 | 第40-46页 |
4.1.2.1 I~2C 总线介绍 | 第40-41页 |
4.1.2.2 I~2C 总线的Verilog 实现 | 第41-46页 |
4.1.3 USB 模块接口 | 第46页 |
4.2 USB 固件程序设计 | 第46-52页 |
4.2.1 固件程序的框架与流程 | 第46-48页 |
4.2.2 固件驱动程序设计 | 第48-49页 |
4.2.3 INF 文件设计 | 第49-52页 |
4.3 应用程序设计 | 第52-60页 |
4.3.1 应用程序与设备通信 | 第52-55页 |
4.3.2 Bayer 格式图像解码 | 第55-56页 |
4.3.3 序列号识别算法研究 | 第56-60页 |
4.4 本章小结 | 第60-61页 |
第五章 系统调试与实验 | 第61-68页 |
5.1 实验系统的搭建 | 第61-63页 |
5.1.1 图像采集实验平台 | 第61-62页 |
5.1.2 系统的外观设计 | 第62-63页 |
5.2 系统的调试与实验 | 第63-67页 |
5.2.1 纸币图像的采集 | 第63-64页 |
5.2.2 序列号识别的实验研究 | 第64-67页 |
5.3 本章小结 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
6.1 本文工作总结 | 第68页 |
6.2 下一步工作展望 | 第68-70页 |
参考文献 | 第70-74页 |
发表论文和参加科研情况说明 | 第74-75页 |
致谢 | 第75页 |