超宽带低相位噪声频率源的实现
摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第8-13页 |
1.1 频率合成技术概述 | 第8-9页 |
1.2 频率合成技术的现状和发展 | 第9-12页 |
1.2.1 频率合成技术的现状 | 第9-10页 |
1.2.2 频率合成器的发展方向 | 第10页 |
1.2.3 频率合成器的技术指标 | 第10-12页 |
1.3 本文的主要工作 | 第12-13页 |
1.3.1 本文主要内容 | 第12页 |
1.3.2 课题指标要求 | 第12-13页 |
第二章 频率合成器的相位噪声和杂散理论 | 第13-19页 |
2.1 相位噪声理论 | 第13-15页 |
2.2 杂散理论 | 第15-16页 |
2.3 锁相环的基本结构及相噪杂散分析 | 第16-19页 |
2.3.1 锁相环路的基本结构 | 第16页 |
2.3.2 锁相环路的相位噪声分析 | 第16-18页 |
2.3.3 锁相环杂散性能分析 | 第18-19页 |
第三章 系统方案设计 | 第19-38页 |
3.1 常用的混合频率合成方式 | 第19-23页 |
3.1.1 DDS+PLL 频率合成 | 第19-21页 |
3.1.2 直接频率合成+DDS | 第21-22页 |
3.1.3 混频双环锁相频率合成 | 第22-23页 |
3.2 系统指标要求 | 第23-24页 |
3.3 方案确定及设计 | 第24-25页 |
3.4 器件的选型 | 第25-29页 |
3.4.1 射频开关 | 第25-26页 |
3.4.2 鉴相器(PD) | 第26-27页 |
3.4.3 VCO | 第27页 |
3.4.4 混频器 | 第27页 |
3.4.5 二倍频器 | 第27-28页 |
3.4.6 放大器 | 第28-29页 |
3.5 方案指标实现 | 第29-31页 |
3.5.1 相位噪声指标的实现 | 第29-31页 |
3.5.2 杂散指标的实现 | 第31页 |
3.5.3 频率步进指标的实现 | 第31页 |
3.6 电路设计 | 第31-35页 |
3.6.1 辅助环电路设计 | 第31-32页 |
3.6.2 主环模块电路设计 | 第32-34页 |
3.6.3 倍频滤波模块电路设计 | 第34页 |
3.6.4 控制电路设计 | 第34-35页 |
3.7 电磁兼容设计 | 第35-37页 |
3.7.1 电源滤波 | 第35-36页 |
3.7.2 结构屏蔽 | 第36页 |
3.7.3 其它电磁兼容设计 | 第36-37页 |
3.8 印制板设计 | 第37-38页 |
3.8.1 主环模块、辅助环模块 | 第37页 |
3.8.2 倍频滤波模块 | 第37-38页 |
第四章 频率合成器的实现 | 第38-46页 |
4.1 硬件的调试 | 第38-40页 |
4.1.1 不加电检查 | 第38页 |
4.1.2 加电测试 | 第38页 |
4.1.3 辅助环模块的调试 | 第38-39页 |
4.1.4 主环模块的调试 | 第39页 |
4.1.5 倍频开关滤波模块调试 | 第39-40页 |
4.2 实际测试 | 第40-46页 |
4.2.1 测试用设备 | 第40页 |
4.2.2 实测指标 | 第40-44页 |
4.2.3 指标分析 | 第44-46页 |
第五章 总结与展望 | 第46-48页 |
致谢 | 第48-50页 |
参考文献 | 第50-52页 |
作者在学期间取得的学术成果 | 第52-53页 |