摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
符号说明 | 第9-10页 |
第一章 绪论 | 第10-14页 |
·研究背景和意义 | 第10页 |
·国内外研究现状 | 第10-12页 |
·论文主要内容 | 第12-13页 |
·论文结构安排 | 第13-14页 |
第二章 高速异构接入交换机及其网络接口系统分析 | 第14-22页 |
·高速异构接入网交换机网络模型 | 第14-15页 |
·高速异构接入交换机架构概述 | 第15-17页 |
·高速异构接入交换机体系结构 | 第15-16页 |
·高速异构接入交换机的特点 | 第16-17页 |
·高速异构接入交换机网络接口系统需求分析 | 第17-21页 |
·接口需求分析 | 第17-19页 |
·功能需求分析 | 第19-20页 |
·性能需求分析 | 第20-21页 |
·本章小结 | 第21-22页 |
第三章 高速异构接入交换机网络接口的研究与设计 | 第22-28页 |
·高速异构接入交换机网络接口系统分层模型 | 第22-23页 |
·高速异构接入交换机网络接口系统架构设计 | 第23-24页 |
·高速异构接入交换机网络接口模块功能简介 | 第24-26页 |
·物理层数据串行数据收发器 | 第24页 |
·自协商模块 | 第24页 |
·MGT_MGMII总线接口模块 | 第24-25页 |
·数据适配器模块 | 第25-26页 |
·本章小结 | 第26-28页 |
第四章 高速网络接口的模块设计与FPGA实现 | 第28-48页 |
·物理层串行数据收发器设计与实现 | 第28-35页 |
·GTX Transceiver时钟设计 | 第29-31页 |
·GTX Transceiver复位设计 | 第31页 |
·GTX Transceiver发送链路设计 | 第31-33页 |
·GTX Transceiver接收链路设计 | 第33-35页 |
·自协商模块设计与实现 | 第35-39页 |
·Auto-Negotiation State Machine | 第35-37页 |
·PCS Transmit Control | 第37-38页 |
·PCS Receive Control | 第38-39页 |
·MGT_MGMII总线接口模块设计与实现 | 第39-42页 |
·MGT_MGMII模块发送时序设计 | 第39-40页 |
·MGT_MGMII模块接收时序设计 | 第40-42页 |
·数据适配器模块设计与实现 | 第42-46页 |
·DataAdapter_RX子模块设计 | 第42-45页 |
·DataAdapter_TX子模块设计 | 第45-46页 |
·时钟模块设计与实现 | 第46页 |
·复位模块设计与实现 | 第46-47页 |
·本章小结 | 第47-48页 |
第五章 高速异构网络接口的功能验证与性能分析 | 第48-70页 |
·测试分析步骤 | 第48页 |
·测试环境配置 | 第48-53页 |
·硬件配置 | 第49页 |
·软件配置 | 第49-53页 |
·高速网络接口子系统板级测试与分析 | 第53-69页 |
·激光链路接入测试与分析 | 第53-57页 |
·激光链路接入环回测试与分析 | 第57-58页 |
·微波链路接入测试与分析 | 第58-60页 |
·微波链路接入环回测试与分析 | 第60-61页 |
·光纤以太网接入自协商测试与分析 | 第61-63页 |
·光纤以太网ARP测试与分析 | 第63-65页 |
·千兆以太网电口接入自协商测试与分析 | 第65-67页 |
·千兆以太网电口ARP测试与分析 | 第67-69页 |
·本章小结 | 第69-70页 |
第六章 总结与展望 | 第70-72页 |
参考文献 | 第72-74页 |
致谢 | 第74-76页 |
附录 | 第76-78页 |
硕士期间发表论文 | 第78页 |