摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-12页 |
1.1 研究背景与意义 | 第8页 |
1.2 国内外研究现状 | 第8-11页 |
1.3 本文主要研究内容与结构安排 | 第11-12页 |
2 定时同步原理 | 第12-22页 |
2.1 全数字定时同步结构 | 第12-14页 |
2.2 插值滤波器 | 第14-16页 |
2.3 定时误差检测 | 第16-19页 |
2.4 环路滤波器 | 第19-20页 |
2.5 数控振荡器 | 第20-21页 |
2.6 本章小结 | 第21-22页 |
3 定时同步仿真 | 第22-36页 |
3.1 插值滤波器种类 | 第22-28页 |
3.2 环路滤波器 | 第28-31页 |
3.3 定时同步整体性能仿真 | 第31-35页 |
3.4 本章小结 | 第35-36页 |
4 并行定时同步的结构设计及 FPGA 实现 | 第36-48页 |
4.1 串行定时同步实现结构 | 第36-37页 |
4.2 并行模块的并行设计 | 第37-46页 |
4.3 并行定时同步的 FPGA 实现 | 第46-47页 |
4.4 本章小结 | 第47-48页 |
5 总结与展望 | 第48-49页 |
5.1 论文总结 | 第48页 |
5.2 工作展望 | 第48-49页 |
致谢 | 第49-50页 |
参考文献 | 第50-52页 |