分布式侦察节点平台电路设计与验证
摘要 | 第5-6页 |
abstract | 第6-7页 |
缩略词表 | 第16-17页 |
第一章 绪论 | 第17-20页 |
1.1 研究背景与意义 | 第17-18页 |
1.2 研究内容与贡献 | 第18页 |
1.3 论文结构与安排 | 第18-20页 |
第二章 分布式侦察发展现状 | 第20-26页 |
2.1 引言 | 第20页 |
2.2 信息侦察模式及特点 | 第20-21页 |
2.3 集中式侦察 | 第21-22页 |
2.4 分布式侦察 | 第22-25页 |
2.4.1 ISR一体化系统 | 第23-24页 |
2.4.2“狼群”分布式侦察系统 | 第24-25页 |
2.5 小结 | 第25-26页 |
第三章 分布式侦察节点电路需求与分析 | 第26-44页 |
3.1 引言 | 第26页 |
3.2 应用场景与总体指标 | 第26-27页 |
3.3 分布式侦察节点时间同步需求与分析 | 第27-29页 |
3.3.1 分布式侦察节点时钟同源 | 第27-28页 |
3.3.2 分布式侦察节点时间同步 | 第28-29页 |
3.4 分布式侦察节点电路需求与器件选型 | 第29-43页 |
3.4.1 FPGA信号处理模块需求与选型 | 第30-31页 |
3.4.2 ADC模块需求与选型 | 第31-35页 |
3.4.3 DAC模块需求与选型 | 第35-37页 |
3.4.4 时钟网络需求与选型 | 第37-38页 |
3.4.5 本振链路需求与选型 | 第38-40页 |
3.4.6 电源性能需求分析 | 第40-42页 |
3.4.7 板卡接口及结构需求分析 | 第42-43页 |
3.5 小结 | 第43-44页 |
第四章 分布式侦察节点电路设计与实现 | 第44-75页 |
4.1 引言 | 第44页 |
4.2 节点电路方案设计 | 第44-45页 |
4.2.1 电路总体设计 | 第44页 |
4.2.2 VPX标准 | 第44-45页 |
4.3 分布式侦察节点电路实现 | 第45-65页 |
4.3.1 FPGA信号处理模块实现 | 第45-49页 |
4.3.2 AD/DA模块电路实现 | 第49-52页 |
4.3.3 时钟模块电路实现 | 第52-58页 |
4.3.4 本振模块电路实现 | 第58-62页 |
4.3.5 整板电源设计 | 第62-65页 |
4.4 分布式侦察节点时间同步设计与实现 | 第65-74页 |
4.4.2 数据传输帧格式设计 | 第66页 |
4.4.3 RTT时间同步实现过程 | 第66-69页 |
4.4.4 RTT时间同步关键问题分析 | 第69-74页 |
4.4.5 RTT时间同步精度分析 | 第74页 |
4.5 小结 | 第74-75页 |
第五章 分布式侦察节点电路测试与分析 | 第75-91页 |
5.1 引言 | 第75页 |
5.2 板卡实物及平台搭建 | 第75-77页 |
5.3 板卡性能测试 | 第77-90页 |
5.3.1 电源测试 | 第77-78页 |
5.3.2 JTAG代码加载测试 | 第78-79页 |
5.3.3 时钟模块测试 | 第79-81页 |
5.3.4 本振相位噪声测试 | 第81-82页 |
5.3.5 ADC性能测试 | 第82-86页 |
5.3.6 DAC性能测试 | 第86-87页 |
5.3.7 SFP+光纤数据传输测试 | 第87-88页 |
5.3.8 时钟同步测试 | 第88-90页 |
5.4 小结 | 第90-91页 |
第六章 结束语 | 第91-92页 |
6.1 论文总结 | 第91页 |
6.2 工作展望 | 第91-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-96页 |
个人简历 | 第96-97页 |
攻读硕士学位期间的研究成果 | 第97-98页 |
学位论文评审后修改说明表 | 第98-99页 |
学位论文答辩后勘误修订说明表 | 第99-101页 |