分布式系统时钟同步协议的研究与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-18页 |
| ·引言 | 第11页 |
| ·课题的研究背景及选题意义 | 第11-12页 |
| ·分布式控制系统(DCS)概述 | 第12-14页 |
| ·分布式控制系统 | 第12-13页 |
| ·DCS 现场控制站 | 第13-14页 |
| ·论文相关技术和研究现状简介 | 第14-16页 |
| ·工业控制网络与以太网 | 第14-15页 |
| ·时钟同步技术 | 第15-16页 |
| ·最佳主时钟算法(BMC) | 第16页 |
| ·课题研究现状 | 第16页 |
| ·本文的工作和组织形式 | 第16-18页 |
| ·课题研究内容和主要工作 | 第16-17页 |
| ·本文的组织结构 | 第17-18页 |
| 第2章 时钟同步方案选择与研究 | 第18-27页 |
| ·分布式系统时钟同步的基本要求 | 第18页 |
| ·各种同步方式的比较 | 第18-21页 |
| ·传统的网络时间同步技术 | 第18页 |
| ·GPS 时钟同步 | 第18-19页 |
| ·NTP 时钟同步 | 第19-20页 |
| ·PTP 时钟同步 | 第20-21页 |
| ·IEEE 1588 时钟同步技术 | 第21-26页 |
| ·PTP 时钟同步模型 | 第21-22页 |
| ·PTP 报文类型 | 第22页 |
| ·PTP 时钟同步过程 | 第22-24页 |
| ·高精度时钟同步的实现机制 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 分布式系统时钟同步硬件平台的搭建 | 第27-37页 |
| ·硬件平台总体方案设计 | 第27-28页 |
| ·处理器选型 | 第28-29页 |
| ·同步硬件板模块介绍 | 第29-35页 |
| ·控制模块 | 第29-30页 |
| ·网卡模块 | 第30-32页 |
| ·串行接口模块 | 第32页 |
| ·电源模块 | 第32-33页 |
| ·JTAG 模块 | 第33页 |
| ·主时钟模块 | 第33-34页 |
| ·复位电路 | 第34-35页 |
| ·PCB 板设计及电路抗干扰分析 | 第35页 |
| ·供电电源线设计 | 第35页 |
| ·地线设计 | 第35页 |
| ·退耦电容的配置 | 第35页 |
| ·PCB 板设计和实物图 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第4章 分布式系统时钟同步的软件设计 | 第37-60页 |
| ·软件开发环境选择与建立 | 第37-38页 |
| ·本地时钟体系结构 | 第38-41页 |
| ·PTP 引擎状态机 | 第38-39页 |
| ·RTC 实时时钟模块 | 第39-40页 |
| ·IEEE1588 功能模块划分 | 第40-41页 |
| ·STM32F107VCT6 以太网配置 | 第41-47页 |
| ·以太网配置 | 第41-45页 |
| ·IEEE1588 模块配置 | 第45-46页 |
| ·网卡驱动程序的设计与实现 | 第46-47页 |
| ·PTP 信息报文 | 第47-49页 |
| ·Ethernet 工作原理与帧格式 | 第47-48页 |
| ·PTP 报文 | 第48-49页 |
| ·时钟同步报文收发处理 | 第49-54页 |
| ·PTP 发送控制模块的实现 | 第49-50页 |
| ·PTP 接收控制模块的实现 | 第50-51页 |
| ·主时钟同步报文收发处理过程 | 第51-52页 |
| ·从时钟同步报文收发处理过程 | 第52-54页 |
| ·最佳主时钟算法 | 第54-59页 |
| ·本章小结 | 第59-60页 |
| 第5章 系统测试与结果分析 | 第60-65页 |
| ·时钟同步网络平台的搭建 | 第60页 |
| ·点对点时钟同步的测试结果与误差分析 | 第60-61页 |
| ·多节点时钟同步的测试结果与误差分析 | 第61-63页 |
| ·本章小结 | 第63-65页 |
| 第6章 总结与展望 | 第65-67页 |
| ·工作总结 | 第65页 |
| ·工作展望 | 第65-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-72页 |
| 附录 | 第72页 |