基于FPGA的无损压缩技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
1 绪论 | 第10-15页 |
·课题研究背景及意义 | 第10-11页 |
·国内外发展现状及动态 | 第11-13页 |
·论文的内容和组织结构 | 第13-15页 |
2 数据压缩的基本理论和信息熵的计算 | 第15-28页 |
·数据压缩的基本理论 | 第15-20页 |
·数据压缩的发展历程 | 第15-16页 |
·数据压缩的分类 | 第16-17页 |
·信源的数学模型 | 第17-19页 |
·数据压缩的性能指标 | 第19-20页 |
·信息熵的计算 | 第20-27页 |
·信息的度量 | 第20-23页 |
·信息熵的计算 | 第23-27页 |
·本章小结 | 第27-28页 |
3 无损压缩算法选择及软件模型验证 | 第28-46页 |
·无损压缩算法概述 | 第28-33页 |
·游程编码 | 第28页 |
·霍夫曼编码 | 第28-30页 |
·算术编码 | 第30页 |
·LZ 系列编码 | 第30-31页 |
·LZW 算法 | 第31-32页 |
·无损压缩算法总结 | 第32-33页 |
·压缩算法的软件模型验证 | 第33-43页 |
·测试数据分析 | 第33-35页 |
·游程压缩的软件实现 | 第35-36页 |
·LZW 算法的软件实现 | 第36-42页 |
·组合压缩的软件实现 | 第42-43页 |
·C 模型的功能测试 | 第43页 |
·压缩结果分析 | 第43-44页 |
·数据转置分析 | 第44-45页 |
·本章小结 | 第45-46页 |
4 LZW 压缩算法的硬件实现 | 第46-65页 |
·硬件方案选择 | 第46-47页 |
·FPGA 设计方法及流程 | 第47-49页 |
·FPGA 芯片选型 | 第49-51页 |
·Cyclone III 系列FPGA 概述 | 第49-50页 |
·FPGA 芯片选型及开发平台 | 第50-51页 |
·LZW 算法的FPGA 硬件实现 | 第51-63页 |
·算法的逻辑功能模块划分 | 第51-54页 |
·字典的建立与更新模块 | 第54-55页 |
·前端缓冲模块 | 第55-56页 |
·数据位数转换模块 | 第56-58页 |
·状态机控制模块 | 第58-61页 |
·其它各功能模块的实现 | 第61-63页 |
·FPGA 内部顶层原理图 | 第63页 |
·本章小结 | 第63-65页 |
5 仿真验证、综合和系统性能分析 | 第65-74页 |
·仿真验证 | 第65-66页 |
·综合结果分析 | 第66-67页 |
·时序分析 | 第66-67页 |
·占用资源分析 | 第67页 |
·系统性能分析 | 第67-73页 |
·硬件验证平台 | 第67-68页 |
·系统测试 | 第68-71页 |
·性能分析 | 第71-73页 |
·本章小结 | 第73-74页 |
6 结论 | 第74-76页 |
·总结 | 第74-75页 |
·展望 | 第75-76页 |
参考文献 | 第76-79页 |
读研期间发表的期刊论文及参与的科研课题 | 第79-80页 |
致谢 | 第80页 |