| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 引言 | 第7-10页 |
| ·研究背景和意义 | 第7页 |
| ·相关技术发展现状 | 第7页 |
| ·课题及论文的主要内容 | 第7-8页 |
| ·帧同步信号发送器简介 | 第7-8页 |
| ·研究内容 | 第8页 |
| ·论文章节安排 | 第8-10页 |
| 第二章 USB总线技术 | 第10-15页 |
| ·USB总线的优点 | 第10页 |
| ·USB总线系统的描述 | 第10-11页 |
| ·USB总线系统的拓扑结构 | 第11-12页 |
| ·USB总线的数据传输类型 | 第12-13页 |
| ·USB通信的分层模型 | 第13页 |
| ·USB总线系统硬件连接 | 第13-15页 |
| 第三章 U582.0 接口芯片EZ-USB FX2 | 第15-24页 |
| ·USB接口芯片选择 | 第15页 |
| ·EZ-USB FX2 基本特征 | 第15-16页 |
| ·EZ-USB FX2 的增强型8051 处理器 | 第16-17页 |
| ·EZ-USB FX2 程序数据存储器结构 | 第17-19页 |
| ·内部数据RAM | 第17-18页 |
| ·外部程序存储器和数据存储器 | 第18-19页 |
| ·EZ-USB FX2 的端点 | 第19-21页 |
| ·量子FIFO | 第19-20页 |
| ·端点缓存 | 第20-21页 |
| ·EZ-USB FX2 的中断机制 | 第21-22页 |
| ·EZ-USB FX2 的枚举和重枚举 | 第22-24页 |
| 第四章 帧同步信号发送器的设计方案 | 第24-29页 |
| ·帧同步信号发送器设计总体方案 | 第24页 |
| ·各功能模块设计方案 | 第24-27页 |
| ·USB总线的接口模块(硬件部分)设计方案 | 第25页 |
| ·USB端点数据传输模块设计方案 | 第25-26页 |
| ·USB接口芯片与FIFO连接模块设计方案 | 第26页 |
| ·同步发送模块设计方案 | 第26-27页 |
| ·数据并串转换模块设计方案 | 第27页 |
| ·各功能模块设计方案的实现方法 | 第27-29页 |
| 第五章 帧同步信号发送器的硬件平台 | 第29-34页 |
| ·SY2200 EZUSB FX2 硬件资源 | 第29-31页 |
| ·帧同步信号发送器所要引出的三线 | 第31-33页 |
| ·帧同步信号发送器硬件平台搭建 | 第33-34页 |
| 第六章 帧同步信号发送器的固件设计 | 第34-51页 |
| ·USB端点数据传输模块的实现方案 | 第34-35页 |
| ·USB接口芯片与FIFO连接模块的实现方案 | 第35-36页 |
| ·同步发送模块的实现方案 | 第36-39页 |
| ·数据并串转换模块的实现方案 | 第39页 |
| ·固件编程的具体实现 | 第39-50页 |
| ·USB端点数据传输模块和FIFO连接模块的固件实现 | 第41-47页 |
| ·同步发送模块和数据并串转换模块的固件实现 | 第47-50页 |
| ·固件设计总结 | 第50-51页 |
| 第七章 帧同步信号发送器的调试、固化及测试 | 第51-55页 |
| ·帧同步信号发送器的硬件调试 | 第51-52页 |
| ·帧同步信号发送器的固件调试 | 第52-53页 |
| ·底层驱动的开发及固件的固化 | 第53页 |
| ·帧同步信号发送器的测试 | 第53-55页 |
| 结束语 | 第55-57页 |
| 参考文献 | 第57-59页 |
| 致谢 | 第59-60页 |
| 在读期间取得的科研成果 | 第60页 |
| 个人简历 | 第60页 |