| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 绪论 | 第9-16页 |
| ·课题背景和选题依据 | 第9页 |
| ·数传电台的发展历史、最新动态和未来的方向 | 第9-12页 |
| ·频率合成的概念和主要性能指标 | 第12-13页 |
| ·频率合成技术的发展 | 第13-14页 |
| ·直接数字合成的发展现状 | 第14页 |
| ·论文的安排 | 第14-16页 |
| 第二章 频率合成技术 | 第16-23页 |
| ·DDS(直接频率合成)概述 | 第16页 |
| ·DDS的工作原理 | 第16-17页 |
| ·DDS的结构 | 第17-21页 |
| ·相位累加器 | 第17-18页 |
| ·正弦查询表 | 第18-20页 |
| ·数模转换器DAC | 第20-21页 |
| ·DDS的性能特点 | 第21-22页 |
| ·DDS的应用 | 第22-23页 |
| 第三章 FPGA介绍及IDE软件说明 | 第23-33页 |
| ·FPGA简介 | 第23-24页 |
| ·FPGA的开发语言 | 第24-25页 |
| ·ACTEL公司FPGA芯片 | 第25-28页 |
| ·芯片分类 | 第25-26页 |
| ·ACTEL FPGA编程原理 | 第26-27页 |
| ·ACTEL FPGA的特点 | 第27-28页 |
| ·ProASIC FLASH Family FPGAs介绍 | 第28页 |
| ·FPGA的设计流程 | 第28-30页 |
| ·IDE软件介绍 | 第30-33页 |
| 第四章 方案的设计 | 第33-37页 |
| ·技术指标 | 第33页 |
| ·方案的设计 | 第33-34页 |
| ·方案的选择 | 第34-35页 |
| ·方案的提出 | 第35-37页 |
| 第五章 频率合成器的实现 | 第37-55页 |
| ·设计方法及设计思路 | 第37-38页 |
| ·频率合成单元电路设计 | 第38-42页 |
| ·DDS芯片介绍 | 第38-41页 |
| ·控制电路设计 | 第41-42页 |
| ·系统软件设计及结果分析 | 第42-51页 |
| ·FPGA的顶层设计 | 第42-43页 |
| ·系统时钟产生模块 | 第43-44页 |
| ·锁相环电路控制模块 | 第44-45页 |
| ·DDS控制模块 | 第45-51页 |
| ·滤波器控制模块 | 第51页 |
| ·实现过程 | 第51-53页 |
| ·ProASIC系列器件配置模式 | 第53-54页 |
| ·联试及自测 | 第54-55页 |
| 第六章 系统调试及测试结果分析 | 第55-62页 |
| ·硬件测试 | 第55页 |
| ·软件调试 | 第55-56页 |
| ·软、硬件联机调试 | 第56页 |
| ·测试结果分析 | 第56-62页 |
| 结论 | 第62-63页 |
| 参考文献 | 第63-66页 |
| 附录 1 实物照片和电路原理图 | 第66-67页 |
| 攻读硕士学位期间取得的研究成果 | 第67-68页 |
| 致谢 | 第68页 |