高速实时并行信号处理系统设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·论文产生的背景和意义 | 第7-8页 |
| ·论文的主要工作和内容安排 | 第8-9页 |
| 第二章 高速系统及A/D接口设计 | 第9-12页 |
| ·系统简介 | 第9页 |
| ·模拟接口 | 第9-10页 |
| ·A/D变换器 | 第10-12页 |
| ·取样频率的选择 | 第10-11页 |
| ·A/D输出位数 | 第11-12页 |
| 第三章 时域预处理 | 第12-18页 |
| ·FPGA结构 | 第12页 |
| ·FPGA芯片介绍 | 第12页 |
| ·FPGA结构 | 第12页 |
| ·格雷码与二进制码转换 | 第12-13页 |
| ·数字正交变换 | 第13-15页 |
| ·中频正交采样 | 第13-15页 |
| ·数字正交插值 | 第15页 |
| ·脉冲波连续波判断及DSP控制时序 | 第15-18页 |
| 第四章 多DSP实时处理系统设计 | 第18-28页 |
| ·芯片的选择 | 第18-19页 |
| ·ADSP-TS101S处理器概述 | 第19-24页 |
| ·ADSP-TS101器件的结构和性能 | 第19-21页 |
| ·ADSP-TS101的DMA | 第21-22页 |
| ·链路口 | 第22-23页 |
| ·引导加载 | 第23-24页 |
| ·多DSP系统设计 | 第24-28页 |
| ·系统时间分析 | 第24-25页 |
| ·系统设计 | 第25-26页 |
| ·系统输出 | 第26页 |
| ·系统设计注意事项 | 第26-28页 |
| 第五章 DSP的软件实现 | 第28-43页 |
| ·数字信号处理软件概述 | 第28-29页 |
| ·功能概述 | 第28页 |
| ·数字信号处理软件的基本组成 | 第28-29页 |
| ·信号处理算法 | 第29-31页 |
| ·信号处理算法流程 | 第29页 |
| ·FFT变换 | 第29-30页 |
| ·求模运算 | 第30页 |
| ·求连续波频谱 | 第30页 |
| ·脉冲波频域综合处理 | 第30-31页 |
| ·计算分配及其流程 | 第31页 |
| ·存储空间分配 | 第31-32页 |
| ·存储空间资源 | 第31页 |
| ·存储空间分配 | 第31-32页 |
| ·频域处理 | 第32-36页 |
| ·初始化设置 | 第32页 |
| ·IRQ中断服务程序 | 第32-33页 |
| ·DMA通道初始化 | 第33-34页 |
| ·数据预处理 | 第34页 |
| ·FFT运算 | 第34-35页 |
| ·求模、平滑运算 | 第35页 |
| ·链路口设置 | 第35页 |
| ·转存数据 | 第35-36页 |
| ·返回 | 第36页 |
| ·连续波综合处理 | 第36-38页 |
| ·脉冲波综合处理 | 第38-41页 |
| ·系统输出 | 第41-43页 |
| 结束语 | 第43-44页 |
| 致谢 | 第44-45页 |
| 参考文献 | 第45-47页 |
| 作者读研期间参加的科研和发表的论文 | 第47-48页 |