| 第1章 绪论 | 第1-14页 |
| ·引言 | 第8页 |
| ·数字信号处理(DSP)芯片的特点 | 第8-9页 |
| ·DSP芯片的发展及趋势 | 第9-10页 |
| ·现阶段信号处理系统硬件的发展状况及不足 | 第10-13页 |
| ·本文研究的主要内容 | 第13页 |
| ·本章小结 | 第13-14页 |
| 第2章 TIGERSHARC处理器介绍 | 第14-22页 |
| ·ADI公司信号处理芯片的发展 | 第14页 |
| ·TS201的体系结构 | 第14-15页 |
| ·TS201的技术特点 | 第15-21页 |
| ·TIGERSHARC和其它DSP的性能比较 | 第21页 |
| ·本章小结 | 第21-22页 |
| 第3章 TIGERSHARC阵列信号处理模块工作原理 | 第22-42页 |
| ·基本原理 | 第22-23页 |
| ·CPCI总线的实现 | 第23-30页 |
| ·CPCI总线 | 第23-24页 |
| ·Altera的MEGACORE | 第24-25页 |
| ·用FPGA实现CPCI接口 | 第25-30页 |
| ·CPCI接口的软件驱动 | 第30-40页 |
| ·嵌入式网络控制器 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第4章 信号完整性及仿真技术 | 第42-60页 |
| ·信号完整性概述及产生机理 | 第42-43页 |
| ·集总线系统与分布式系统 | 第43-44页 |
| ·信号完整性基本类型及产生原因 | 第44-46页 |
| ·单根信号线的信号完整性问题 | 第44页 |
| ·多根信号线间的信号完整性问题 | 第44-45页 |
| ·地弹及并发并关噪声 | 第45-46页 |
| ·传统的设计方法局限性及采用仿真的一体化设计 | 第46-48页 |
| ·IBIS模型 | 第48-49页 |
| ·本模块的信号完整性考虑及仿真 | 第49-59页 |
| ·TS的驱动能力的选择 | 第49-52页 |
| ·时钟信号的信号完整性仿真 | 第52-54页 |
| ·LINK线的信号完整性仿真 | 第54-57页 |
| ·后仿真 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 第5章 调试技术 | 第60-64页 |
| ·SINALTPⅡ数字逻辑分析仪 | 第60-63页 |
| ·本章小结 | 第63-64页 |
| 结论 | 第64-65页 |
| 附录 A | 第65-66页 |
| 参考文献 | 第66-67页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第67-68页 |
| 致谢 | 第68-69页 |
| 个人简历 | 第69页 |