第一章 概论 | 第1-14页 |
1.1 高频通信在军事通信中的重要地位 | 第9-10页 |
1.2 短波高速调制解调器的发展概况 | 第10-12页 |
1.3 本文的主要研究工作 | 第12-14页 |
第二章 短波信道统计特性及分析模型 | 第14-20页 |
2.1 引言 | 第14页 |
2.2 短波信道的统计特性 | 第14-15页 |
2.3 短波信道的等效基带模型 | 第15-20页 |
第三章 基于同态滤波的自适应滤波技术 | 第20-34页 |
3.1 引言 | 第20页 |
3.2 卷积型同态滤波技术 | 第20-23页 |
3.2.1 特征系统与逆特征系统 | 第20-21页 |
3.2.2 复时谱分析 | 第21-23页 |
3.3 信道估值器 | 第23-25页 |
3.4 系统设计与实现 | 第25-28页 |
3.4.1 卷积型同态滤波的复对数分析 | 第25页 |
3.4.2 卷积型同态滤波的对数求导分析 | 第25-27页 |
3.4.3 卷积型同态滤波系统结构 | 第27-28页 |
3.5 计算机模拟结果 | 第28-33页 |
3.5.1 多径传输对输出信号的影响 | 第28-30页 |
3.5.2 复时域信号处理及信号的恢复 | 第30-33页 |
3.6 结论 | 第33-34页 |
第四章 混合型算法的联合估值判决反馈均衡技术 | 第34-46页 |
4.1 引言 | 第34页 |
4.2 自适应均衡器结构 | 第34-36页 |
4.3 联合估值混台型自适应算法 | 第36-38页 |
4.4 计算机性能分析结果 | 第38-45页 |
4.4.1 均衡器收敛速度 | 第39页 |
4.4.2 均衡器收敛精度 | 第39-40页 |
4.4.3 均衡器跟踪时变信道的能力 | 第40页 |
4.4.4 均衡器的误码率性性能 | 第40-41页 |
4.4.5 抗突发干扰能力 | 第41-44页 |
4.4.6 均衡器算法的运算量 | 第44-45页 |
4.5 结论 | 第45-46页 |
第五章 基于准最大似然序列准则的自适应数据检测技术 | 第46-64页 |
5.1 引言 | 第46页 |
5.2 最大似然序列检测 | 第46-48页 |
5.3 准最大似然序列检测技术及其简化方法 | 第48-53页 |
5.3.1 维特比译码算法实现的最大似然序列检测 | 第48-50页 |
5.3.2 简化方法 | 第50-53页 |
5.4 信道估值器 | 第53-57页 |
5.4.1 信道估值器的结构与算法 | 第53-54页 |
5.4.2 预判决估值 | 第54-57页 |
5.5 准最大似然序列检测方案构成与算法 | 第57-58页 |
5.6 计算机模拟结果 | 第58-63页 |
5.6.1 系统结构参数 | 第59-61页 |
5.6.2 系统算法参数 | 第61-62页 |
5.6.3 与判决反馈均衡器的性能比较 | 第62-63页 |
5.7 结论 | 第63-64页 |
第六章 基于最小均方误差和准则的短块式数据检测技术 | 第64-79页 |
6.1 引言 | 第64页 |
6.2 块式数据传输系统简介 | 第64-66页 |
6.2.1 信号发送形式 | 第64-65页 |
6.2.2 HF信道传输 | 第65页 |
6.2.3 数据检测形式 | 第65-66页 |
6.3 块式数据检测技术 | 第66-72页 |
6.3.1 Toeplitz情况(DDE技术) | 第67-69页 |
6.3.2 非Toeplitz情况(短块式数据检测技术) | 第69-72页 |
6.4 计算机模拟及其结果 | 第72-78页 |
6.4.1 结构参数对误码性能的影响 | 第73-76页 |
6.4.2 算法参数对检测性能的影响 | 第76页 |
6.4.3 与其它数据检测方案的性能比较 | 第76-78页 |
6.5 结论 | 第78-79页 |
第七章 短波串行MODEM系统设计与实现 | 第79-105页 |
7.1 引言 | 第79-80页 |
7.2 系统组成框图及工作原理 | 第80-99页 |
7.2.1 系统组成框图 | 第80-81页 |
7.2.2 调制器 | 第81-83页 |
7.2.3 解调器 | 第83-84页 |
7.2.4 载波提取与跟踪 | 第84-87页 |
7.2.5 码元同步 | 第87-89页 |
7.2.6 帧同步 | 第89-90页 |
7.2.7 自适应均衡技术 | 第90-93页 |
7.2.8 差错控制编译码技术 | 第93-96页 |
7.2.9 ARQ工作方式 | 第96-98页 |
7.2.10 突发传输方式 | 第98-99页 |
7.3 系统工作流程图 | 第99-101页 |
7.3.1 数据发送端流程图 | 第99-100页 |
7.3.2 数据接收端流程图 | 第100-101页 |
7.4 硬件结构和电路原理 | 第101-105页 |
7.4.1 系统组成框图 | 第101-102页 |
7.4.2 发送部分组成框图 | 第102-103页 |
7.4.3 接收部分组成框图 | 第103-104页 |
7.4.4 系统控制部分组成框图 | 第104-105页 |
第八章 系统室内性能测试与信道试验结果 | 第105-113页 |
8.1 室内性能测试 | 第105-109页 |
8.2 短波信道试验 | 第109-111页 |
8.2.1 短波信道试验系统的组成 | 第109页 |
8.2.2 数据误码率测试 | 第109-111页 |
8.2.3 声码话试验 | 第111页 |
8.2.4 算机终端试验 | 第111页 |
8.3 试验结论 | 第111-113页 |
第九章 结束语及主要研究成果 | 第113-115页 |
致谢 | 第115-116页 |
参考文献 | 第116-122页 |