| 目录 | 第1-7页 |
| 主要英文缩略词表 | 第7-9页 |
| 摘要 | 第9-11页 |
| Abstract | 第11-13页 |
| 第一章 引言 | 第13-27页 |
| ·论文研究背景 | 第13-22页 |
| ·宽带无线通信发展历程及现状 | 第13-14页 |
| ·SC-TDE技术简介 | 第14-15页 |
| ·OFDM技术简介 | 第15-18页 |
| ·SC-FDE技术简介 | 第18页 |
| ·数字电视发展历程及现状 | 第18-22页 |
| ·论文的选题和动机 | 第22-24页 |
| ·论文的主要贡献和工作 | 第24页 |
| ·论文的组织结构 | 第24-27页 |
| 第二章 无线信道模型 | 第27-37页 |
| ·无线衰落信道 | 第27-34页 |
| ·信道大尺度效应 | 第28-31页 |
| ·路径损耗 | 第28-29页 |
| ·地波的三种传输方式 | 第29-30页 |
| ·阴影衰落 | 第30页 |
| ·大尺度信道模型 | 第30-31页 |
| ·信道小尺度效应 | 第31-34页 |
| ·时延扩展 | 第32页 |
| ·多普勒扩展 | 第32-33页 |
| ·角度扩展 | 第33-34页 |
| ·地面数字电视广播信道模型 | 第34-36页 |
| ·本章小结 | 第36-37页 |
| 第三章 国标数字电视系统分析 | 第37-47页 |
| ·DTMB系统介绍 | 第37-43页 |
| ·分级的数据帧结构 | 第37页 |
| ·信号帧结构 | 第37-39页 |
| ·DTMB基带模型 | 第39-40页 |
| ·DTMB系统发射机结构 | 第40-43页 |
| ·全模式DTMB解调器架构分析 | 第43-46页 |
| ·DTMB多载波模式接收机架构 | 第43-44页 |
| ·DTMB系统单载波模式接收机架构 | 第44-45页 |
| ·基于SC-TDE架构的DTMB单载波模式接收机 | 第44页 |
| ·基于SC-FDE架构的DTMB单载波模式接收机 | 第44-45页 |
| ·全模式DTMB解调器架构 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第四章 DTMB解调器的同步算法及VLSI实现 | 第47-68页 |
| ·无线通信系统中的同步 | 第47-50页 |
| ·载波同步 | 第47-48页 |
| ·帧同步 | 第48-49页 |
| ·采样时钟同步 | 第49-50页 |
| ·DTMB系统解调同步算法 | 第50-62页 |
| ·现有的DTMB同步算法 | 第50-54页 |
| ·DTMB帧同步算法 | 第51-52页 |
| ·DTMB载波同步算法 | 第52页 |
| ·DTMB采样时钟同步算法 | 第52-54页 |
| ·改进的DTMB同步算法 | 第54-62页 |
| ·大载波频偏下的载波粗同步 | 第54-56页 |
| ·载波细同步和精同步 | 第56-58页 |
| ·动态信道下的同步跟踪 | 第58-61页 |
| ·改进的采样频偏估计算法 | 第61-62页 |
| ·DTMB系统同步模块的VLSI实现 | 第62-67页 |
| ·DTMB系统同步环路硬件框图 | 第62-63页 |
| ·同步环路关键模块的VLSI实现 | 第63-66页 |
| ·线性相关器的VLSI实现 | 第63-65页 |
| ·SRRC滤波器的VLSI实现 | 第65-66页 |
| ·同步环路VLSI实现复杂度分析 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第五章 DTMB解调器的信道估计与均衡算法及VLSI实现 | 第68-83页 |
| ·基于导频的信道估计与均衡算法 | 第68-70页 |
| ·DTMB系统信道估计与均衡算法 | 第70-77页 |
| ·时域相关信道估计方案 | 第70-74页 |
| ·时域相关信道估计算法 | 第70-72页 |
| ·算法性能分析 | 第72-74页 |
| ·判决反馈干扰消除信道估计方案 | 第74-77页 |
| ·判决反馈干扰消除信道估计算法 | 第74-76页 |
| ·算法性能分析 | 第76-77页 |
| ·DTMB系统信道估计与均衡的VLSI实现 | 第77-82页 |
| ·时域相关的信道估计算法VLSI实现 | 第77-81页 |
| ·基于匹配滤波器的实现方案 | 第77-78页 |
| ·基于FHT的信道估计方案 | 第78-81页 |
| ·判决反馈干扰消除信道估计算法的VLSI实现 | 第81-82页 |
| ·本章小结 | 第82-83页 |
| 第六章 全模式DTMB解调器的VLSI实现与测试 | 第83-96页 |
| ·DTMB解调芯片的整体架构 | 第83-85页 |
| ·DTMB解调芯片的处理流程 | 第85-86页 |
| ·DTMB解调器FPGA验证平台 | 第86-89页 |
| ·DTMB解调器FPGA测试结果 | 第89-93页 |
| ·高斯白噪信道载噪比性能测试 | 第89-90页 |
| ·多径信道性能测试 | 第90-93页 |
| ·静态多径信道载噪比门限 | 第90-92页 |
| ·动态多径信道下最大多普勒频移 | 第92页 |
| ·静态两径信道下最大回波时延 | 第92-93页 |
| ·DTMB多载波模式解调芯片实现结果 | 第93-95页 |
| ·本章小结 | 第95-96页 |
| 第七章 总结与展望 | 第96-99页 |
| ·总结 | 第96-97页 |
| ·研究工作展望 | 第97-99页 |
| 参考文献 | 第99-107页 |
| 附录A 多径信道参数 | 第107-109页 |
| 致谢 | 第109-110页 |