| 中文摘要 | 第1-7页 |
| Abstract | 第7-8页 |
| 第1章 引言 | 第8-12页 |
| ·概述 | 第8-9页 |
| ·信道编码 | 第8页 |
| ·卷积码及其译码 | 第8-9页 |
| ·本研究的意义 | 第9-10页 |
| ·工具 | 第10页 |
| ·各章节内容安排 | 第10-12页 |
| 第2章 卷积码编码和译码原理 | 第12-24页 |
| ·卷积码的概念及编码 | 第12-18页 |
| ·(n_0,k_0,m)卷积码的描述 | 第12-13页 |
| ·卷积码的多项式表示法 | 第13-14页 |
| ·卷积码的树图法 | 第14-16页 |
| ·卷积码的状态图和栅格图示法 | 第16-18页 |
| ·GSM系统中3GPP规定的卷积码 | 第18页 |
| ·卷积码的Viterbi译码 | 第18-23页 |
| ·Viterbi译码算法的基本原理 | 第18-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 Viterbi译码器的FPGA实现 | 第24-56页 |
| ·数字逻辑电路的设计方法和基本流程 | 第24-27页 |
| ·设计输入 | 第24-25页 |
| ·设计综合 | 第25页 |
| ·仿真验证 | 第25页 |
| ·设计实现 | 第25-26页 |
| ·时序分析 | 第26-27页 |
| ·下载验证 | 第27页 |
| ·(2,1,8)卷积码Viterbi译码器的FPGA实现 | 第27-53页 |
| ·分支度量(BM)单元 | 第31-35页 |
| ·加比选(ACS)单元 | 第35-40页 |
| ·路径度量存储管理单元 | 第40-48页 |
| ·回溯(TB)单元 | 第48-50页 |
| ·幸存路径存储(SM)选择单元 | 第50-53页 |
| ·仿真与综合布线 | 第53-54页 |
| ·本章小结 | 第54-56页 |
| 第4章 结束语 | 第56-58页 |
| 参考文献 | 第58-59页 |
| 致谢 | 第59-60页 |