首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--解码器论文

Viterbi译码器的FPGA实现

中文摘要第1-7页
Abstract第7-8页
第1章 引言第8-12页
   ·概述第8-9页
     ·信道编码第8页
     ·卷积码及其译码第8-9页
   ·本研究的意义第9-10页
   ·工具第10页
   ·各章节内容安排第10-12页
第2章 卷积码编码和译码原理第12-24页
   ·卷积码的概念及编码第12-18页
     ·(n_0,k_0,m)卷积码的描述第12-13页
     ·卷积码的多项式表示法第13-14页
     ·卷积码的树图法第14-16页
     ·卷积码的状态图和栅格图示法第16-18页
     ·GSM系统中3GPP规定的卷积码第18页
   ·卷积码的Viterbi译码第18-23页
     ·Viterbi译码算法的基本原理第18-23页
   ·本章小结第23-24页
第3章 Viterbi译码器的FPGA实现第24-56页
   ·数字逻辑电路的设计方法和基本流程第24-27页
     ·设计输入第24-25页
     ·设计综合第25页
     ·仿真验证第25页
     ·设计实现第25-26页
     ·时序分析第26-27页
     ·下载验证第27页
   ·(2,1,8)卷积码Viterbi译码器的FPGA实现第27-53页
     ·分支度量(BM)单元第31-35页
     ·加比选(ACS)单元第35-40页
     ·路径度量存储管理单元第40-48页
     ·回溯(TB)单元第48-50页
     ·幸存路径存储(SM)选择单元第50-53页
   ·仿真与综合布线第53-54页
   ·本章小结第54-56页
第4章 结束语第56-58页
参考文献第58-59页
致谢第59-60页

论文共60页,点击 下载论文
上一篇:基于FM/PSK二次调制信号的卫星遥测信号解调器设计与实现
下一篇:集成电路低功耗方法及其应用研究