| 中文摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·引言 | 第7-8页 |
| ·MPEG 标准介绍 | 第8-10页 |
| ·MPEG-1 标准 | 第8-9页 |
| ·MPEG-2 标准 | 第9-10页 |
| ·数字电视系统的构成 | 第10-11页 |
| ·码流监视和分析的必要性 | 第11-12页 |
| ·数字电视监测分析设备的开发 | 第12页 |
| ·论文结构 | 第12-13页 |
| 第二章 数字电视传输流监测系统 | 第13-20页 |
| ·数字电视传输流的监测点 | 第13页 |
| ·数字电视传输流的监测标准规范 | 第13-15页 |
| ·数字电视传输流的监测内容 | 第15-18页 |
| ·嵌入式MPEG-2 码流分析仪的特点 | 第18-20页 |
| 第三章 MPEG-2系统层标准 | 第20-28页 |
| ·MPEG-2 系统简介 | 第20-21页 |
| ·传输流 | 第21-23页 |
| ·传输流的语法结构 | 第21-22页 |
| ·传输流在数据复用时的优点 | 第22-23页 |
| ·TS 流中常用的PSI/SI 表 | 第23-28页 |
| ·节目关联表(PAT) | 第23-25页 |
| ·节目映射表(PMT) | 第25-26页 |
| ·条件访问表(CAT) | 第26-27页 |
| ·网络信息表(NIT) | 第27页 |
| ·各种表之间的关系 | 第27-28页 |
| 第四章 嵌入式MPEG-2码流分析仪的硬件平台介绍 | 第28-42页 |
| ·ADSP-BF531 芯片介绍 | 第28-34页 |
| ·ADSP-BF531 内核结构 | 第28-30页 |
| ·ADSP-BF531 地址空间分配和存储器 | 第30-31页 |
| ·ADSP-BF531 总线结构 | 第31-32页 |
| ·ADSP-BF531 内存管理 | 第32-33页 |
| ·ADSP-BF531 中断管理 | 第33页 |
| ·ADSP-BF531 外设 | 第33页 |
| ·ADSP-BF531 性能总结 | 第33-34页 |
| ·ADSP-BF531 开发工具 | 第34-35页 |
| ·Visual DSP 简介 | 第34-35页 |
| ·仿真器 | 第35页 |
| ·外部总线接口单元(EBIU) | 第35-39页 |
| ·外部总线框图 | 第36页 |
| ·异步存储器接口 | 第36-37页 |
| ·EBIU 编程模板 | 第37-39页 |
| ·并行外部接口(PPI) | 第39-42页 |
| ·PPI 接口特点 | 第39页 |
| ·PPI 与DMA 相关寄存器描述 | 第39-42页 |
| 第五章 基于ADSP-BF531的码流分析仪的设计方案 | 第42-61页 |
| ·码流分析仪的硬件结构 | 第42-43页 |
| ·码流输入与分析模块 | 第42-43页 |
| ·分析结果的输出方式 | 第43页 |
| ·码流分析仪接口的配置程序 | 第43-47页 |
| ·EBIU 配置程序 | 第43-45页 |
| ·PPI 配置程序 | 第45-47页 |
| ·码流分析仪的软件结构 | 第47-51页 |
| ·代码优化 | 第51-55页 |
| ·分支 | 第52页 |
| ·循环 | 第52-54页 |
| ·选用合适的数据类型 | 第54页 |
| ·其它优化 | 第54-55页 |
| ·实验结果及分析 | 第55-61页 |
| 第六章 总结与展望 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 发表论文和参加科研情况说明 | 第64-65页 |
| 致谢 | 第65页 |