| 中文摘要 | 第1-4页 |
| 英文摘要 | 第4-9页 |
| 1 绪论 | 第9-13页 |
| ·数字视频压缩技术的必要性 | 第9页 |
| ·数字视频压缩的方法简介 | 第9-10页 |
| ·H.264 视频压缩标准的发展概况 | 第10-11页 |
| ·课题的提出与意义 | 第11-12页 |
| ·论文主要工作 | 第12-13页 |
| 2 H.264 视频压缩标准的研究 | 第13-28页 |
| ·H.264 编码器结构及工作原理 | 第13页 |
| ·H.264 档次和级 | 第13-14页 |
| ·帧内预测 | 第14-16页 |
| ·4×4 帧内预测 | 第15-16页 |
| ·16×16 帧内亮度预测 | 第16页 |
| ·色度信号的帧内预测 | 第16页 |
| ·帧间预测 | 第16-18页 |
| ·树结构运动补偿 | 第17页 |
| ·亚像素运动矢量估计 | 第17-18页 |
| ·运动矢量(MV)的预测 | 第18页 |
| ·整数变换与量化 | 第18-23页 |
| ·4×4 整数变换 | 第19-20页 |
| ·量化 | 第20-22页 |
| ·哈达马变换 | 第22-23页 |
| ·熵编码 | 第23-25页 |
| ·CAVLC | 第23-24页 |
| ·CABAC | 第24-25页 |
| ·去块效应滤波 | 第25页 |
| ·码率控制 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 3 系统硬件方案和电路设计 | 第28-38页 |
| ·引言 | 第28页 |
| ·处理芯片的选型 | 第28-30页 |
| ·TMS320DM642 多媒体处理器 | 第28-30页 |
| ·FPGA 的选择 | 第30页 |
| ·系统总体硬件方案设计 | 第30-31页 |
| ·系统关键电路的设计 | 第31-36页 |
| ·视频采集电路的设计 | 第31-32页 |
| ·音频编解码电路的设计 | 第32-33页 |
| ·系统时钟和电源电路设计 | 第33-35页 |
| ·DM642 外部存储器电路 | 第35-36页 |
| ·PCB 的设计与绘制 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 4 H.264 视频编码的 DSP 软件设计 | 第38-54页 |
| ·DSP 软件的开发流程 | 第38-41页 |
| ·DM642 底层驱动程序的编写 | 第41-47页 |
| ·C6000 片上支持库 | 第41页 |
| ·外部存储器扩展配置 | 第41-42页 |
| ·视频采集底层驱动的编写 | 第42-47页 |
| ·T264 开源代码的移植 | 第47-49页 |
| ·开源代码的选择 | 第47页 |
| ·开源代码的移植 | 第47-49页 |
| ·DSP 软件的程序级优化 | 第49-54页 |
| ·使用优化编译选项 | 第49-50页 |
| ·C 语言程序级的优化 | 第50-51页 |
| ·用线性汇编优化 | 第51-54页 |
| 5 FPGA 模块的设计与实现 | 第54-66页 |
| ·引言 | 第54页 |
| ·整数变换与量化的设计与实现 | 第54-60页 |
| ·整数DCT 变换与量化 | 第54-57页 |
| ·哈达马变换与量化 | 第57-60页 |
| ·CAVLC 熵编码器的设计 | 第60-65页 |
| ·CAVLC 熵编码器的描述 | 第60-62页 |
| ·CAVLC 熵编码器的设计 | 第62-65页 |
| ·小结 | 第65-66页 |
| 6 系统总体结构与测试结果 | 第66-72页 |
| ·系统的软件结构 | 第66页 |
| ·视频采集 | 第66-67页 |
| ·视频压缩性能测试 | 第67-72页 |
| ·实时指标测试 | 第67-70页 |
| ·与标准测试模型JM 的对比 | 第70-71页 |
| ·系统稳定性测试 | 第71-72页 |
| 7 总结与展望 | 第72-74页 |
| ·全文总结 | 第72页 |
| ·工作展望 | 第72-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-78页 |
| 附录 | 第78-79页 |
| A. 作者在攻读学位期间发表的论文目录 | 第78页 |
| B. 作者在攻读学位期间参加的科研项目 | 第78-79页 |
| C. 基于DSP 与FPGA 的视频编码器硬件实物照片 | 第79页 |