自适应算术编码器的FPGA实现
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-14页 |
| ·图像压缩理论 | 第9-10页 |
| ·静态图像压缩技术的发展与现状 | 第10-12页 |
| ·FPGA/ASIC在图像处理中的应用 | 第12页 |
| ·本文所做的工作 | 第12-14页 |
| 第2章 JPEG2000图像压缩系统 | 第14-24页 |
| ·静态图像压缩标准 | 第14-15页 |
| ·JPEG2000标准 | 第15-18页 |
| ·JPEG2000图像系数变换前处理 | 第15-16页 |
| ·小波变换 | 第16-18页 |
| ·量化编码 | 第18-24页 |
| ·位平面编码 | 第19-22页 |
| ·自适应算术编码 | 第22页 |
| ·tier2编码 | 第22-24页 |
| 第3章 自适应算术编码 | 第24-40页 |
| ·算术编码 | 第24-29页 |
| ·Elias算法 | 第24-25页 |
| ·有限精度算术编码 | 第25-26页 |
| ·二进制算术编码 | 第26-27页 |
| ·无乘法二进制算术编码 | 第27-28页 |
| ·自适应概率估计 | 第28-29页 |
| ·自适应算术编码 | 第29-35页 |
| ·概率索引 | 第30-33页 |
| ·编码过程 | 第33-35页 |
| ·图像压缩的实现工具 | 第35-40页 |
| ·通用计算机(PC) | 第35-36页 |
| ·数字信号处理器(DSP) | 第36页 |
| ·FPGA | 第36-40页 |
| 第4章 自适应算术编码的硬件实现 | 第40-46页 |
| ·流水线的概念 | 第40-41页 |
| ·本文中自适应算术编码器的硬件结构 | 第41-46页 |
| ·增加预测功能 | 第42-44页 |
| ·去除编码过程中可能出现的多次循环 | 第44-46页 |
| 第5章 自适应算术编码器的实现结果 | 第46-50页 |
| ·两个子模块仿真结果 | 第46-47页 |
| ·概率索引模块仿真结果 | 第46页 |
| ·编码输出模块仿真 | 第46-47页 |
| ·顶层模块仿真与验证 | 第47-48页 |
| ·综合结果及分析 | 第48-50页 |
| 第6章 结论与展望 | 第50-52页 |
| ·总结 | 第50页 |
| ·展望 | 第50-52页 |
| 参考文献 | 第52-55页 |
| 致谢 | 第55-56页 |
| 研究生履历 | 第56页 |