摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-12页 |
·研究背景 | 第8-9页 |
·课题来源及研究意义 | 第9页 |
·文章结构及主要内容 | 第9-12页 |
第二章 DMR 通信协议介绍 | 第12-18页 |
·DMR 通信协议概述 | 第12-14页 |
·DMR 协议简介 | 第12页 |
·DMR 时隙结构 | 第12-14页 |
·DMR 分层模型 | 第14页 |
·DMR 高层协议介绍 | 第14-18页 |
·DMR 无线信道接入原理介绍 | 第14-15页 |
·DMR 呼叫控制层协议 | 第15-18页 |
第三章 DMR 数字基带硬件设计 | 第18-42页 |
·基带模块整体设计 | 第18-20页 |
·基带模块硬件总体方案 | 第18-19页 |
·系统功能介绍 | 第19-20页 |
·电源模块硬件设计 | 第20-22页 |
·电源芯片的选择 | 第20页 |
·LT1764AET-3.3、LT1764AET 及相关电路介绍 | 第20-21页 |
·MAX603 及相关电路介绍 | 第21-22页 |
·主控模块选型及相关电路设计 | 第22-28页 |
·主控模块的选型 | 第22页 |
·MSP430 芯片概述 | 第22-24页 |
·主控模块AD/DA 功能及相关电路 | 第24-27页 |
·MSP430 与射频模块的接口 | 第27-28页 |
·DSP 模块相关电路设计 | 第28-33页 |
·DSP 芯片的选择 | 第28-29页 |
·VC5510 介绍 | 第29-30页 |
·DSP 与MSP430 的电路连接 | 第30-31页 |
·DSP 与AMBE-2000 的电路连接 | 第31-32页 |
·DSP 与外部存储器的电路连接 | 第32-33页 |
·语音模块相关电路设计 | 第33-37页 |
·语音模块硬件结构 | 第33页 |
·AD73311 原理及硬件设计 | 第33-35页 |
·AMBE-2000 原理及硬件设计 | 第35-37页 |
·键盘显示模块设计 | 第37-39页 |
·键盘的硬件设计 | 第37-38页 |
·液晶显示模块的硬件设计 | 第38-39页 |
·时钟和复位电路设计 | 第39-40页 |
·时钟模块设计 | 第39页 |
·复位电路设计 | 第39-40页 |
·PCB 设计 | 第40-42页 |
第四章 基带模块功能调试 | 第42-60页 |
·电源、时钟、复位模块调试 | 第42页 |
·主控模块调试 | 第42-48页 |
·开发环境介绍与加载调试 | 第42页 |
·系统时钟设置 | 第42-43页 |
·端口和定时器调试 | 第43-45页 |
·AD/DA 调试 | 第45页 |
·控制射频的频点和收发使能调试 | 第45-47页 |
·MCU 与DSP 的通信(EHPI 端口的通信调试) | 第47-48页 |
·DSP 模块调试 | 第48-51页 |
·DSP 基本调试 | 第48-49页 |
·DSP 系统时钟的配置 | 第49-50页 |
·DSP 与MCU 的通信(EHPI 口的调试) | 第50页 |
·DSP 定时器的调试 | 第50-51页 |
·语音模块调试 | 第51-53页 |
·语音模块硬件调试 | 第51-52页 |
·语音模块回环测试 | 第52-53页 |
·键盘显示调试 | 第53-55页 |
·键盘模块的调试 | 第53-54页 |
·显示模块的调试 | 第54-55页 |
·系统脱机(Bootloader)问题 | 第55-60页 |
·MCU 脱机问题 | 第55页 |
·DSP 脱机问题 | 第55-60页 |
第五章 高层协议软件开发 | 第60-72页 |
·基带软件开发目标 | 第60页 |
·高层状态及MCU 与DSP 的配合 | 第60-63页 |
·高层的状态 | 第60-61页 |
·MCU 与 DSP 的配合 | 第61-63页 |
·MCU 程序流程及说明 | 第63-66页 |
·主函数流程 | 第63页 |
·来自键盘的中断响应 | 第63页 |
·来自 DSP 的中断响应 | 第63-65页 |
·来自定时器 B(Timer B)的中断响应 | 第65页 |
·来自 ADC12 的中断响应 | 第65-66页 |
·来自定时器 A 的中断响应 | 第66页 |
·目前完成的程序及相关实验 | 第66-72页 |
·基带单工通信实验 | 第66-68页 |
·基带双工通信实验 | 第68-69页 |
·基带板+对讲机的无线收发实验 | 第69-72页 |
第六章 结束语 | 第72-74页 |
致谢 | 第74-76页 |
参考文献 | 第76-80页 |
硕士在读期间的研究成果 | 第80-82页 |
附录 A 基带板图 | 第82-83页 |