多核流体系结构原型验证平台的研究与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-20页 |
·课题研究背景 | 第11-15页 |
·应用需求 | 第11-12页 |
·集成电路工艺的发展 | 第12-13页 |
·体系结构验证技术 | 第13-15页 |
·国内外相关研究现状 | 第15-18页 |
·多核流体系结构研究现状 | 第15-16页 |
·硬件验证平台研究现状 | 第16-18页 |
·本文的主要工作 | 第18页 |
·论文结构 | 第18-20页 |
第二章 多核流体系结构验证平台需求分析 | 第20-29页 |
·TiSA 体系结构 | 第20-26页 |
·顶层硬件结构 | 第20-22页 |
·流处理器核体系结构 | 第22-23页 |
·多核互联结构 | 第23-25页 |
·多核流编程模型 | 第25-26页 |
·需求分析 | 第26-28页 |
·前期验证支持 | 第26-27页 |
·基于多FPGA 的验证平台 | 第27-28页 |
·小结 | 第28-29页 |
第三章 多核流体系结构原型验证平台的设计 | 第29-50页 |
·设计目标及方法 | 第29-31页 |
·设计目标 | 第29页 |
·设计方法 | 第29-31页 |
·系统整体设计 | 第31-33页 |
·功能模型 | 第31页 |
·结构模型 | 第31-33页 |
·基本验证模块 | 第33-35页 |
·设计思想 | 第33页 |
·实现方案 | 第33-35页 |
·I/O 子系统 | 第35-38页 |
·设计思想 | 第35-36页 |
·实现方案 | 第36-38页 |
·外设子系统 | 第38-42页 |
·配置调试子系统 | 第38-40页 |
·时钟分配子系统 | 第40-41页 |
·电源分配子系统 | 第41-42页 |
·互连系统 | 第42-46页 |
·设计思想 | 第42-45页 |
·实现方案 | 第45-46页 |
·印制电路板 | 第46-49页 |
·PCB 规划设计 | 第46-48页 |
·验证平台实物 | 第48-49页 |
·小结 | 第49-50页 |
第四章 验证平台的片间流互连优化 | 第50-55页 |
·片间互连问题 | 第50-51页 |
·流互连优化机制 | 第51-53页 |
·优化原理 | 第51-52页 |
·优化方案 | 第52-53页 |
·流互连优化实现 | 第53-54页 |
·互连模块的IP 核 | 第53-54页 |
·优化效果分析 | 第54页 |
·小结 | 第54-55页 |
第五章 多核流体系结构原型验证实验 | 第55-67页 |
·验证平台的可靠性测试 | 第55-57页 |
·模块级可靠性 | 第55-56页 |
·系统级可靠性 | 第56-57页 |
·原型设计与验证 | 第57-61页 |
·基于多FPGA 的原型设计 | 第57-59页 |
·FPGA 仿真验证流程 | 第59-60页 |
·测试程序编译 | 第60-61页 |
·验证评估实例 | 第61-65页 |
·资源利用率 | 第61-63页 |
·功能验证 | 第63-64页 |
·性能验证 | 第64-65页 |
·小结 | 第65-67页 |
第六章 结束语 | 第67-70页 |
·工作总结 | 第67-68页 |
·未来的研究方向 | 第68-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-75页 |
作者在学期间取得的学术成果 | 第75页 |