摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-14页 |
·技术背景介绍 | 第9-11页 |
·软件无线电(SDR)技术 | 第9-10页 |
·CDMA技术 | 第10-11页 |
·课题研究意义 | 第11-12页 |
·课题来源与论文结构 | 第12-14页 |
第2章 系统方案 | 第14-17页 |
·系统需求分析 | 第14页 |
·系统整体设计方案的制定及元器件的选定 | 第14-16页 |
·可靠性设计与分析 | 第16页 |
·本章小结 | 第16-17页 |
第3章 软件无线电实验平台的总体设计 | 第17-24页 |
·软件无线电实验平台总体功能介绍 | 第18页 |
·软件无线电实验平台硬件电路设计 | 第18-21页 |
·FPGA主控芯片电路设计 | 第19页 |
·DSP芯片电路设计 | 第19页 |
·AD/DA芯片电路驱动设计 | 第19-21页 |
·软件无线电实验平台系统PCB电路设计 | 第21-23页 |
·本章小结 | 第23-24页 |
第4章 CDMA通信系统功能设计 | 第24-37页 |
·CDMA系统 | 第24-25页 |
·PN序列及GOLD序列的产生 | 第25-27页 |
·PN序列的产生原理 | 第25-26页 |
·PN序列优选对和Gold序列的产生 | 第26-27页 |
·扩频与解扩 | 第27-30页 |
·扩频 | 第27-28页 |
·解扩 | 第28-30页 |
·卷积码编译码 | 第30-32页 |
·卷积码编码 | 第30-32页 |
·维特比(Viterbi)译码 | 第32页 |
·交织解交织 | 第32页 |
·BPSK调制及相干解调 | 第32-36页 |
·Costas环提取载波同步 | 第34-35页 |
·数字锁相环提取位同步 | 第35-36页 |
·本章小结 | 第36-37页 |
第5章 CDMA系统各模块实现及仿真 | 第37-53页 |
·仿真软件与硬件设计语言VERILOG HDL介绍 | 第37-39页 |
·计算与仿真软件Matlab | 第37-38页 |
·综合工具Quartus Ⅱ | 第38页 |
·波形仿真工具ModelSim SE | 第38页 |
·硬件设计语言VERILOG HDL | 第38-39页 |
·PN序列及GOLD序列产生的FPGA实现 | 第39-40页 |
·卷积编码模块及维特比译码模块的FPGA实现 | 第40-42页 |
·交织解交织模块FPGA实现 | 第42-43页 |
·扩频解扩模块FPGA实现 | 第43页 |
·PSK调制及相干解调的FPGA实现 | 第43-48页 |
·PSK调制 | 第44页 |
·Costas环提取载波同步的SIMULINK实现 | 第44-46页 |
·Costas环提取载波同步的FPGA实现 | 第46-48页 |
·数字锁相环提取位同步时钟的FPGA实现 | 第48页 |
·CDMA试验系统的FPGA实现 | 第48-51页 |
·总体联调 | 第48-49页 |
·硬件实现测试结果 | 第49-51页 |
·本章小结 | 第51-53页 |
第6章 总结与展望 | 第53-55页 |
·课题研究的总结 | 第53页 |
·课题研究的扩展与展望 | 第53-55页 |
参考文献 | 第55-57页 |
致谢 | 第57-58页 |
攻读学位期间发表的论文 | 第58页 |