摘要 | 第1-4页 |
Abstract | 第4-9页 |
1 绪论 | 第9-13页 |
·课题产生的背景及其意义 | 第9-10页 |
·GPS技术及其芯片的国内外发展近状 | 第10-11页 |
·本文的主要内容及安排 | 第11-13页 |
2 GPS系统与接收机原理 | 第13-25页 |
·全球定位系统简介 | 第13-15页 |
·GPS卫星星座(空间部分) | 第13-14页 |
·地面监控系统 | 第14页 |
·用户设备 | 第14-15页 |
·GPS信号的基本构成 | 第15-20页 |
·载波信号 | 第15-16页 |
·测距码 | 第16-19页 |
·数据码 | 第19-20页 |
·GPS系统定位原理 | 第20-22页 |
·测距原理 | 第20-21页 |
·伪距测量定位原理 | 第21-22页 |
·GPS接收机基本原理 | 第22-23页 |
·GPS接收机概述 | 第22-23页 |
·GPS接收机的基本结构 | 第23页 |
·本章小结 | 第23-25页 |
3 GPS相关器信号捕获方法研究 | 第25-33页 |
·多普勒对GPS信号接收的影响 | 第25-26页 |
·GPS接收机常用搜索捕获方法 | 第26-29页 |
·串行滑动相关搜索捕获法 | 第26-27页 |
·并行频率空间搜索捕获法 | 第27-28页 |
·基于数字匹配滤波器的快速搜索捕获法 | 第28-29页 |
·三种常用搜索捕获方法比较 | 第29-31页 |
·本章小结 | 第31-33页 |
4 多通道数字相关器参数分析与结构设计 | 第33-53页 |
·相关器总体结构规划设计 | 第33-34页 |
·相关器时钟规划设计 | 第34-38页 |
·相关器采样频率的选择 | 第34-36页 |
·时钟生成模块结构规划与设计 | 第36-38页 |
·匹配滤波器结构规划与设计 | 第38-41页 |
·折叠匹配滤波器整体结构规划 | 第38-40页 |
·数据寄存器结构规划与设计 | 第40-41页 |
·跟踪模块通道基本结构规划设计 | 第41-42页 |
·通用异步收发机结构规划与设计 | 第42-45页 |
·波特率发生器 | 第43-44页 |
·发送模块 | 第44页 |
·接收模块 | 第44-45页 |
·相关器核心模块参数分析与结构设计 | 第45-52页 |
·载波DCO | 第45-48页 |
·载波周期计数模块 | 第48页 |
·码DCO | 第48-49页 |
·C/A码发生器 | 第49-50页 |
·码相位与历元计数器 | 第50-51页 |
·积分清零器 | 第51-52页 |
·本章小结 | 第52-53页 |
5 数字相关器的FPGA实现 | 第53-77页 |
·FPGA设计方法介绍 | 第53-56页 |
·FPGA简介 | 第53页 |
·FPGA设计流程 | 第53-54页 |
·芯片选型 | 第54-55页 |
·Modelsim仿真软件与ChipScope Pro验证调试工具简介 | 第55-56页 |
·时钟生成模块的FPGA实现 | 第56-59页 |
·时钟发生器FPGA实现 | 第56-57页 |
·时基发生器FPGA实现 | 第57-59页 |
·匹配滤波器模块的FPGA实现 | 第59-63页 |
·时钟转换器 | 第59-60页 |
·折叠段译码器 | 第60-61页 |
·256码片线性匹配滤波器模块 | 第61-62页 |
·累加器模块 | 第62-63页 |
·跟踪通道模块的FPGA实现 | 第63-73页 |
·载波生成模块的FPGA实现 | 第63-67页 |
·伪随机码生成模块FPGA实现 | 第67-70页 |
·相关乘法器模块的FPGA实现 | 第70-71页 |
·积分清零器的FPGA实现 | 第71-73页 |
·异步串口通信模块的FPGA实现 | 第73-75页 |
·地址译码器模块的FPGA实现 | 第75-76页 |
·本章小结 | 第76-77页 |
6 数字相关器的硬件电路验证与调试 | 第77-83页 |
·时钟发生器模块的验证与调试 | 第77页 |
·时基发生器模块的验证与调试 | 第77-78页 |
·折叠数字匹配滤波器模块的验证与调试 | 第78-79页 |
·载波发生器模块的验证与调试 | 第79-80页 |
·伪随机码发生器模块的验证与调试 | 第80-81页 |
·地址译码器模块的验证与调试 | 第81-82页 |
·本章小结 | 第82-83页 |
7 结论与展望 | 第83-85页 |
·结论 | 第83-84页 |
·展望 | 第84-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-88页 |