基于CIS的纸币鉴别仪的软硬件设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-12页 |
1.1 课题研究背景 | 第9页 |
1.2 纸币鉴别仪国内外发展现状 | 第9-10页 |
1.3 研究意义 | 第10页 |
1.4 章节安排 | 第10-12页 |
第二章 基于CIS的纸币鉴别仪总方案设计 | 第12-20页 |
2.1 项目需求分析 | 第12-13页 |
2.2 具体选择过程 | 第13-18页 |
2.2.1 图像传感器选型 | 第13-15页 |
2.2.2 模数转换器选型 | 第15页 |
2.2.3 处理器选型 | 第15-18页 |
2.3 嵌入式实时操作系统选择 | 第18-19页 |
2.4 本章小结 | 第19-20页 |
第三章 基于CIS的纸币鉴别仪的硬件设计 | 第20-35页 |
3.1 硬件系统设计思路 | 第20页 |
3.2 原理图设计 | 第20-24页 |
3.2.1 电源部分设计 | 第21-22页 |
3.2.2 DSP与CPLD的核心电路设计 | 第22-23页 |
3.2.3 ADC与CIS模拟部分处理 | 第23-24页 |
3.3 PCB设计 | 第24-34页 |
3.3.1 高速PCB设计难点 | 第24-25页 |
3.3.2 PCB设计过程 | 第25-34页 |
3.4 本章小结 | 第34-35页 |
第四章 基于CIS的纸币鉴别仪的软件设计 | 第35-45页 |
4.1 软件总框架 | 第35页 |
4.2 μC/OS-II移植 | 第35-37页 |
4.3 底层核心驱动程序编写 | 第37-43页 |
4.3.1 AD转换器配置 | 第37-39页 |
4.3.2 并行外设接口的配置 | 第39-43页 |
4.4 任务设计和任务间通讯 | 第43-44页 |
4.5 本章小结 | 第44-45页 |
第五章 基于CIS的纸币鉴别仪的整机调试 | 第45-57页 |
5.1 系统优化 | 第45-48页 |
5.1.1 高速缓冲存储器的应用 | 第45-47页 |
5.1.2 C代码优化 | 第47-48页 |
5.2 图像光色调试 | 第48-51页 |
5.3 DSP搬运数据能力测试 | 第51-56页 |
5.4 本章小结 | 第56-57页 |
结论与展望 | 第57-59页 |
本文总结 | 第57页 |
未来展望 | 第57-59页 |
参考文献 | 第59-61页 |
攻读硕士学位期间取得的研究成果 | 第61-62页 |
致谢 | 第62-63页 |
附件 | 第63页 |